This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6748:sprs590g.pdf 中表6-5中的最大内部时钟频率是否正确?

Guru**** 2578945 points
Other Parts Discussed in Thread: TMS320C6748

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/631076/tms320c6748-are-the-maximum-internal-clock-frequencies-from-table-6-5-in-sprs590g-pdf-correct

器件型号:TMS320C6748

我们有一个使用 TMS320C6748的设计。 为了节省功耗、我们已关闭 PLL0并使用 PLL1_SYSCLK3为所有器件提供时钟。 PLL0控制寄存器设置为0x24A、PPL1控制寄存器设置为0x49。 PLL0 DIV1 - DIV7为0x80、000、0x8001、0x8008、0x8003、0x8002、0x8000和0x8005。 PLL1 DIV1-DIV3为0x80、0x8002和0x8000。 对于 PLL1、PLLM 被设定为0xE、而 PREDIV 和 POSTDIV 都被设定为0x8000。 不过、这似乎符合预期、但在查看 sprs590g.pdf 时、我们发现此配置违反了该文档中表6-5中的最大内部时钟频率。 我们以360MHz 的频率运行 PLL1_SYSCLK1和 PLL1_SYSCLK3、这远远超出了该文档中规定的最大值。 文档中是否有错误?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Bernie、

    我已将您的查询转发给硬件团队。 他们的反馈应发布在此处。

    BR
    Tsvetolin Shulev
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好、Bernie
    >>我们以360MHz 的频率运行 PLL1_SYSCLK1和 PLL1_SYSCLK3,这远远超出了该文档中规定的最大值。 文档中是否有错误?

    这肯定违反了数据表规格。 表6-5来自我们从设计结束以及所有验证和验证中获得的数据。
    因此、虽然您可以让这种"正常工作"、但它超出了数据表规格、不受支持、表征或保证在所有过程、电压、温度和活动变化范围内工作。

    我确认文档中没有错误。



    此致
    Mukul
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    由于这里有很多关于文件中是否有错误的辩论,这肯定有助于我们解决这一辩论。 谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您确认此活动已关闭。
    如果您需要有关低功耗设计和折衷的一些指导、请随意开始另一个主题、因为您选择了低功耗实现