大家好 、我们正在尝试将 K2L EVM 板(文档## 16_00176_03、版本3.03、2017年6月15日)与 JESD 接口一起使用。 原理图在47的表10中显示 了 FMC1的连接器引脚输出、引脚 A22和 A23上的信号为 JESD1_TXP_FMC1和 JEST1_TXN_FMC1。 它还显示了引脚 A26和 A27上的 JESD2_TXP_FMC1和 JESD2_TXN_FMC1。 原理图在这些对周围有一个大的红色圆圈。 这是不是因为 在47的表12中插入的表中错误地标注了这些对? 我们的接口板根据 原理图使用 JESD 端口:
Lamar 处理焊球 AG19/AG18 (原理图信号名称 JESD1/AIF0_TXP_SOC、 JESD1/AIF0_TXN_SOC)驱动引脚15/16 (原理图信号名称 JESD1_TXP_FMC1、JESD1_TXN_FMC1)处的 JESD 开关(U32)、然后将其耦合到 AMC1/A22连接器引脚。
是这样吗?
此外、 由于使用了 JESD 开关、我需要做些什么来设置在开关上生成多路复用控制的 Xilinx、以适应电路板上具有 DAC 和 ADC 的 JESD 通道布置:
我们针对连接到 EVM 的原型板的硬件 JESD 通道设置:
对于我们的 DAC:(使用 JESD 子类1、使用 由 EVM 生成的具有120kHz 系统基准的122.88MHZ 时钟)
66AK2L06 发送输出[shared_SERDES_0] JESD 通道 0差分引脚 AH18/AH17 =>路由至=> FMC1连接器差分引脚 C2/C3
66AK2L06 发送输出[shared_SERDES_0] JESD 通道 1差分引脚 AG19/AG18 =>路由至=> FMC1连接器差分引脚 A22/A23
对于 我们的 ADC:(使用 JESD 子类1、使用 由 EVM 生成的具有120kHz 系统基准的122.88MHZ 时钟)
66AK2L06 接收输入 [SHARGE_SERDES_0] JESD 通道 0差分引脚 AJ18/AJ19 <=从 <= FMC1连接器差分引脚 C6-C7路由
66AK2L06 接收输入 [shared_SERDES_0] JESD 通道 1差分引脚 AK19/AK20 <=从 <= FMC1连接器差分引脚 A2/A3路由