请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:DRA756 我们使用 TI 提供的"Vayu_Power_Spreadsheet_v1p5.xlsm"和"VayuResourceLoading_v1p2.xlsx"来估算 DRA756处理器的功率。
对于"VDD_CORE "、我们得到的电流约为2.17A。根据 EVM 设计/PMIC 数据表、VDD_CORE 由 PMIC 的 SMPS 9供电、其额定电流最大为2A
我们在这里看到一个违反、因为 SMPS 9可能不足以满足 VDD_CORE 要求。
我们的设计与 EVM 设计非常相似、我们使用两种 EMIF (具有 ECC 的 EMIF1 512Mx16、EMIF2 512Mx16)。
我知道 VDD_CORE 与 EMIF 相关。
我想知道 VDD_CORE 是否还有其他需要满足的东西吗? 此外、EVM 设计中 VDD_CORE 的最大电流估算值是多少?
或者、我在功率估算中会做什么事情吗?