This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CCS/AM5726:DSP 存储器访问

Guru**** 2589280 points
Other Parts Discussed in Thread: AM5726

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/636291/ccs-am5726-dsp-memory-access

器件型号:AM5726

工具/软件:Code Composer Studio

您好专家、

我正在调试 AM5726 IDK 板上的 DSP 代码、并且在内存访问方面遇到问题。 下面是我的测试步骤。

我使用 ARM 上的 GEL 文件来初始化 DSP 内核、 并在 DSP1的0x00800000上写入0x505050。  

2.然后我读取0x40800000、这是 DSP1 L2 RAM 的 L3地址、但没有正确的值。

3.从 DSP2读取0x40800000、值正确。

从 DSP1内核访问地址0x40800000是否有任何限制?

此致、

艾伦

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    AM57x 团队已收到通知。 他们将在这里作出回应。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    艾伦

    很高兴能听到您的声音。 很抱歉耽误你的回答。

    DSP1->L3->DSP1_L2是连接矩阵的禁止路径。 您可以在 TRM 表14-3中找到完整矩阵、其中每个 DSP 的 MDMA 端口未连接到其自己的从 SDMA 端口。 因此、用户只应使用内部 CorePac 存储器映射访问自己的 L2存储器、而不是依次通过 L3和 Back 访问。

    请告诉我这是否清楚、或者您是否找不到矩阵表。

    此致

    Jian

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jian:

    很高兴听到您的声音。 这一点很清楚。  谢谢你。

    此致、

    艾伦