This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DRA829V:PDK 7.0 QSPI 评估板样片

Guru**** 657500 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1240329/dra829v-pdk-7-0-qspi-sample-of-evaluation-board

器件型号:DRA829V

大家好、

我的客户有关于 J721E 评估板的 QSPI sample*(PDK 7.0)操作的一些问题。

*注释:QSPI 采样在 DAC 模式下使用。 在闪存器件的 OSPI1上使用 Micron MT25QU512ABB。

  1. 在使用 QSPI 样本擦除或写入闪存的 MCU_FSS0_OSPI1_R1:0x58000000地址后、当使用 ICE 执行存储器转储时、不仅是地址0x58000000、还会前128 MB (0x01000000字节)存储器写入相同的值。
    您是否知道这种现象? 例如、如果擦除或写入地址0x58000000、地址0x59000000将显示相同的值。
  2. 当3字节寻址设置为 DAC 模式时、是否会发生上述现象?
  3. 使用 DAC 模式时、除非采用4字节寻址方式来执行、否则它是否不会正确地反映在存储器中?
  4. 查看示例代码、当使用 QSPI 时、运行时禁用 DTR (DDR)协议。
    当禁用 DTR (DDR)协议时、它采用3字节寻址方式运行。
    所以、当禁用 DTR (DDR)协议时、是否可以使用4字节寻址方式运行?

期待您的反馈。

提前感谢您。

此致、

肯利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Kenley:

    是的、3字节寻址可能是一个原因。

    [quote userid="558848" url="~/support/processors-group/processors/f/processors-forum/1240329/dra829v-pdk-7-0-qspi-sample-of-evaluation-board 通过查看示例代码、当使用 QSPI 时、DTR (DDR)协议在运行时被禁用。
    当禁用 DTR (DDR)协议时、它采用3字节寻址方式运行。
    所以在禁用 DTR (DDR)协议时、是否可以使用4字节寻址方式运行?

    您能否分享您参考的示例代码?

    此致、
    帕尔特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Parth、

    我刚刚收到客户的示例代码。

    请查看随附的 pdf。

    e2e.ti.com/.../4375.test.pdf

    谢谢、此致、

    肯利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!
    很抱歉延迟回复。

    [quote userid="558848" url="~/support/processors-group/processors/f/processors-forum/1240329/dra829v-pdk-7-0-qspi-sample-of-evaluation-board 这样、当禁用 DTR (DDR)协议时、是否可以使用4字节寻址操作?

    不应存在这样的任何限制。 您应该能够使用4字节寻址和 SDR 模式。 您试过这个吗? 您是否面临任何与此相关的问题?

    此致、
    帕尔特