您好、TI 专家、
我们使用 DSI 输出信号作为 GMSL (串行器)的输入来流式传输摄像头数据。

当我们采集数据线(DATA_0_P/DATA_0_N)时、可以看到数据信号、如下图所示。

然而、当我们捕获 DSI 的时钟信号(CLK_P 和 CLK_N)时 、它们似乎是噪声信号。

==>>您能告诉我们如何配置 DSI 的 CLK 吗? 或者我们错过了什么?
此致、
棕色
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、TI 专家、
我们使用 DSI 输出信号作为 GMSL (串行器)的输入来流式传输摄像头数据。

当我们采集数据线(DATA_0_P/DATA_0_N)时、可以看到数据信号、如下图所示。

然而、当我们捕获 DSI 的时钟信号(CLK_P 和 CLK_N)时 、它们似乎是噪声信号。

==>>您能告诉我们如何配置 DSI 的 CLK 吗? 或者我们错过了什么?
此致、
棕色
您好、Brijesh:
创建我们的系统模型 。 我们通过 DSI (PIC_1)设置视频信号输出、我们捕获的数据通道似乎已经有数据信号输出。 但是、我们的系统 还无法输出任何视频。 我们捕获了 CLK_P/CLK_N 引脚、发现没有任何时钟信号。
问题是:缺少 CLK_P/CLK_N 导致视频数据输出丢失,不是吗?
如果可以、我们如何配置 CLK_P/CLK_N 信号 ?

此致、
棕色
您好、Brijesh:
下图是 DSI 执行 Vision_Apps 前后的波形数据通道。 在第二张图片中(执行 visions_apps 之后),有数据被传输的样子,不是吗?
在执行 vision_apps 之前:

在执行 vision_apps 之后:

CLK_P 和 CLK_N:

上面捕获的 CLK 波形。 它们看起来不像时钟波。 那么、问题是、当我们默认设置 DSI 启用时、为什么缺少 CLK 波? 我们是否在配置 DSI 中遗漏了任何步骤? 在哪里我们可以在源代码中检查/配置它?
谢谢你和最好的问候!
棕色
您好、Brown、
是否可以检查 ti-processor-sdk-rtos-j721e-evm-08_06_00_12\pdk_jacinto_08_06_00_31\packages/ti\drv\dss\drv\dctl\dss_dctrlDsi.c 中的 dssDctrlInitPhyConfig API src? 在这里、会启用数据通道和连续时钟通道。
此致、
布里耶什
尊敬的 Brijesh:
很抱歉这么晚才回来。
在"ti-processor-sdk-rtos-j721e-evm-08_06_00_12\pdk_jacinto_08_06_00_31\packages\ti\drv\dss\drv\dcs_dctrlDsi.c"中、我按如下方式更改了 src 参数以启用4个通道。 不过、修改后的任何通道上都没有任何数据(信号)。 我是否错过了/错误了 任何步骤?

谢谢、此致、
棕色