尊敬的专家:
Q1:将 SPI NAND 连接至 QSPI 端口时、容量可支持高达2Gbit 的接口吗?
在 TRM (SPRUHY8I)中、最多可以指定4个字节的"NUM_ADDR_BYTES_FLD"。
因此、可读取到可连接2Gbits SPI NAND。
您能告诉我是否有任何其他容量限制吗?
Q2:是否可以在 QSPI 端口上使用 ECC?
我想确认即使 SPI NAND 侧没有内置的 ECC 功能、是否可以使用它。
最棒的翻新
o h
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的专家:
Q1:将 SPI NAND 连接至 QSPI 端口时、容量可支持高达2Gbit 的接口吗?
在 TRM (SPRUHY8I)中、最多可以指定4个字节的"NUM_ADDR_BYTES_FLD"。
因此、可读取到可连接2Gbits SPI NAND。
您能告诉我是否有任何其他容量限制吗?
Q2:是否可以在 QSPI 端口上使用 ECC?
我想确认即使 SPI NAND 侧没有内置的 ECC 功能、是否可以使用它。
最棒的翻新
o h
您好、 O. H、
请参阅我收到的以下输入:
不支持 K2G 上的串行 NAND。 所使用的 IP 版本是 在市场上推出串行 NAND 之前提供的版本、我们仅通过 IP 支持 NOR 闪存。 不使用 OSPI NAND 进行特性评估和时序分析
QSPI IP 不n`t 闪存的连接容量。 TRM 中的大小限制主要用于直接寻址模式、在该模式下、我们的存储器映射中有专用空间用于直接访问 QSPI 闪存内容。 串行 NAND 访问是基于协议进行的。 n`t 不支持通过串行 NAND 进行直接闪存访问。 没有用于处理 ECC 的 HW IP、因此客户需要一些基于软件的 ECC 机制。
请建议客户将并行 NAND、串行 NOR 或 eMMC 与 K2G 一起使用。
此致、
斯里尼瓦萨
您好 Sreenivasa、
请允许我再确认一点。
请建议客户将并行 NAND 或串行 NOR 或 eMMC 与 K2G 一起使用。
我知道并行 NAND 不能与 K2G 的 GPMC 连接、但可以与 GPMC 以外的其他东西连接吗?
[参考信息]
TRM "7.3通用存储器控制器(GPMC)"
E2E:e2e.ti.com/.../3684565 3684565
此致、
o h
您好。 H、
请参考我从专家处收到的意见
由于一些不稳定性、我们确实处理了 K2G 中的 GPMC NAND。
查看旧的 E2E 线程 I、可能是 ECC 导致的不稳定性。
除了 TI 决定不调试问题外、我从2018年的网站或旧电子邮件中找不到更多内容。
我的想法从2024年… 也许随着如今内部 ECC NAND 的推出、我们可以解决这一 ECC 不稳定问题。 但我不确定 ROM 是否会支持禁用 ECC (例如 AM335x)。 我无法进一步研究这一点。
我们需要推荐不同于 GPMC NAND 的选项… 尤其是用于引导时。
因此、可以为 K2G 保留串行 NOR 或 eMMC (昂贵且太大)。 也许 GPMC 也不是一个选项吗?
此致、
斯里尼瓦萨
尊敬的 Sreenivasa:
很抱歉回复延迟
我们需要推荐不同于 GPMC NAND 的选项… 尤其是用于引导时。
因此、可以为 K2G 保留串行 NOR 或 eMMC (昂贵且太大)。 也许 GPMC 也不是一个选项吗?
[/报价]根据我们收到的答案、客户决定这次不考虑 SPI NAND 和 GPMC 连接的 NAND。
他们正在考虑将 SPI NOR 闪存和 eMMC 作为候选方案。关于 eMMC 引导、我们目前正在检查以下线程的可行性。 根据此结果、我们认为会使用 NOR 闪存。
https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1366699/66ak2g12-about-ddr50-max-data-rate/5221113#5221113此致、
o h