This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
您好、
在使用 DP83TC812x 的100Mb 以太网测试中、要测试 Tskew、当硬件配置为内部延迟关断模式时、应如何配置软件?
或者、在保持内部延迟开路模式时、Tskew 的参考值应为多少(未在手动中找到)。
我们使用的网络 PHY 芯片的型号为 TI DP83TC812S
谢谢、
Yuwei
尊敬的 Yuwei:
您为此使用哪种 SDK? Linux 或 MCU+TM 这将帮助我们分配到正确的团队。
谢谢!
Anshu
尊敬的 Anshu:
我们使用的 SDK 是 SDK-AM62A-AM62A PROCESSOR-SDK-LINUX 09.02.00。
谢谢!
Yuwei
尊敬的 Yuwei:
我将重新分配该线程。 请等待一段时间进行回复。
谢谢!
Anshu
尊敬的 Anshu:
期待您的答复。
谢谢!
Yuwei
尊敬的 Yuwei:
对于 RGMII 时序、必须满足的最重要时序要求是要成功通信的 Tsetup 和 Thold。
Tsetup 和 Thold 时间要求在数据表的第6.6节"时序要求"中定义。
如果硬件设计无法满足 Tsetup 和 Thold 要求、则可以选择调整 RGMII 延迟、以满足 DP83TC812寄存器0x602中的 Tsetup 和 Thold 要求。
此致、
Melissa
您能帮助提供 Tskew (shift)参数吗?
您好、Liu、
Tskew (shift)至少为2ns。 没有最大值。
此致、
Melissa
好的、谢谢。 如果硬件配置处于对齐模式、您能帮助提供软件配置还是代码吗?
大家好 梅丽莎常 :请提供 Thold (移位)和 Tsetup (移位)的参数、我在手册中找不到它们
您好!
如果硬件绑定到对齐模式、您可以按照数据表中所述、通过写入寄存器0x602[1:0]来对移位模式进行编程。 切换这些位会增加2ns 的延迟。
对于移位模式下的 Tsetup 和 Thold、两项的最低要求均为1ns。
此致、
Melissa
大家好、 Melissa Chang
您能帮助解释 Thold (shift)测试波形吗? 根据手册、它测试了从 CLK 上升到 TX-EN、的变化、如下图所示、我们应该测试哪个部分的 Thold (shift) 时间
好的,谢谢你的答复。 RGMII 通信没有问题、只是不了解手册中的测试方法、没有 shift mode 参数、所以我想与您确认
您好!
很高兴听到没有问题、
此致、
Melissa