This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM62A7-Q1:网络 PHY 芯片硬件测试模式

Guru**** 1810440 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1425217/am62a7-q1-network-phy-chip-hardware-test-mode

器件型号:AM62A7-Q1

工具与软件:

您好、

在使用 DP83TC812x 的100Mb 以太网测试中、要测试 Tskew、当硬件配置为内部延迟关断模式时、应如何配置软件?

或者、在保持内部延迟开路模式时、Tskew 的参考值应为多少(未在手动中找到)。

我们使用的网络 PHY 芯片的型号为 TI DP83TC812S

谢谢、

Yuwei

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yuwei:

    您为此使用哪种 SDK? Linux 或 MCU+TM 这将帮助我们分配到正确的团队。

    谢谢!

    Anshu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Anshu:

    我们使用的 SDK 是 SDK-AM62A-AM62A PROCESSOR-SDK-LINUX 09.02.00。

    谢谢!

    Yuwei

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yuwei:

    我将重新分配该线程。 请等待一段时间进行回复。

    谢谢!

    Anshu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Anshu:

    期待您的答复。

    谢谢!

    Yuwei

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yuwei:

    对于 RGMII 时序、必须满足的最重要时序要求是要成功通信的 Tsetup 和 Thold。

    Tsetup 和 Thold 时间要求在数据表的第6.6节"时序要求"中定义。

    如果硬件设计无法满足 Tsetup 和 Thold 要求、则可以选择调整 RGMII 延迟、以满足 DP83TC812寄存器0x602中的 Tsetup 和 Thold 要求。

    此致、

    Melissa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您能帮助提供 Tskew (shift)参数吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Liu、

    Tskew (shift)至少为2ns。 没有最大值。  

    此致、

    Melissa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     好的、谢谢。 如果硬件配置处于对齐模式、您能帮助提供软件配置还是代码吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好  : 请提供 Thold (移位)和 Tsetup (移位)的参数、我在手册中找不到它们

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    如果硬件绑定到对齐模式、您可以按照数据表中所述、通过写入寄存器0x602[1:0]来对移位模式进行编程。 切换这些位会增加2ns 的延迟。

    对于移位模式下的 Tsetup 和 Thold、两项的最低要求均为1ns。

    此致、

    Melissa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、 

    您能帮助解释 Thold (shift)测试波形吗? 根据手册、它测试了从 CLK 上升到 TX-EN、的变化、如下图所示、我们应该测试哪个部分的 Thold (shift) 时间

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您能否提供其中一条数据线(TXD[3:0])、TX_CLK 和 TX_CTRL 的示波器屏幕截图?

    您是否还可以标记哪些波形是哪种波形?

    此致、

    Melissa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如下图所示、贾勒夫是 TCLK、红色是 CTRL、蓝色是 TXD0、我们应该测试哪个部分的 Thold (shift) 时间

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    谢谢你指出这一点,我没有看到在底部的传说。

    在您的照片中、设置时间在红线和蓝线之间。 这是数据变化后 CLK 变为高电平的时间。

    保持时间分别为蓝线和紫线。 这是指 CLK 为高电平时数据保持不变的时间。  

    此致、

    Melissa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的答复。 请您再次帮助确认 这是(班次)模式下的设置和保持时间吗? 这与 TI 手册中给出的时序图不同。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    Thold 的开始应在 Tsetup 的末尾处。 将在下一次数据表更新中更正此问题。

    您是否存在 RGMII 数据传输问题?

    此致、

    Melissa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的,谢谢你的答复。 RGMII 通信没有问题、只是不了解手册中的测试方法、没有 shift mode 参数、所以我想与您确认

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    很高兴听到没有问题、

    此致、

    Melissa