This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PROCESSOR-SDK-AM64X:MCSPI、高沿触发锁存响应

Guru**** 1810440 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1430116/processor-sdk-am64x-mcspi-high-edge-trigger-latch-response

器件型号:PROCESSOR-SDK-AM64X

工具与软件:

大家好、我使用的是没有操作系统的 am64x 板。

我想配置    D12上的高边沿触发锁存响应  、我的意思是 、在传输数据后、CS 将变为高电平并持续30ms 变为低电平。 例如:

请注意、它不是标准 CS。 应称为 LE、即锁存使能。  如何配置 LE?


你有一个例子吗?


谢谢!   

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jun Tu、  

    感谢您的提问。

    我不理解这个查询。  

    我需要您解释一下您的用例以及您要连接的器件。

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    • 在标准 SPI 操作中、片选(CS)线路通常为高电平有效或低电平有效。

    • 2.在本例中、CS 充当 LE 信号:在正常运行期间、CS 应保持低电平、在每次数据传输后 CS 变为高电平30ms、然后恢复为低电平。

    CS:芯片选择器。
    LE:锁存使能。  

    您不理解该陈述的哪一部分? 我可以进一步解释。  
    谢谢。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jun Tu、  

    谢谢你。

    让我在内部与团队进行核实。

    您不了解该表述的哪一部分? 我可以进一步解释。  [报价]

    帮助我了解用例。

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    用户案例:

    例如:
    LE 与 CS 类似。   但 CS 要么为高电平有效、要么为低电平有效。 无法启用锁存。 如下图所示。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jun Tu、  

    请参考我从专家处收到的意见:

    我不明白这个 E2E 主题。

    此外、它还有从器件模式运行、对吧? 我们不在 Linux/中正式支持该功能

    看起来您要实现的用例尚未验证。

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sreenivasa:

     我想知道是否可以在 PRU 块中执行类似"锁存 SPI"的操作? 可能会占用宝贵资源。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jim、您好!

    谢谢你。

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jim:

    有两种方法可以生成启用锁存的信号、这一点很简单。  

    1.使用强制启用模式,  缺点: 只支持单通道。 您有多个从器件。 您将关闭一个通道、然后打开另一个通道。  

    2.使用3引脚模式。   配置例如:D12 (SPI0_CS0) 作为 ping 多路复用器7、 被视为 GPIO。  它将变为 GPIO_42。

    disadvnatech:计时很难控制,如果你想要 在10纳秒内"锁存启用时间",这是一个拼接。   但是、如果您希望  "锁存启用时间"超过 x 纳秒。 没有问题。

    大家好、  

    可能不是直接支持。
    它绝对是支持其他方式。 am64x、chip 非常强大、请阅读源代码以及原理图。  

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jun Tu、

    谢谢你。

    专家提到、我们目前不支持 SPI 从器件、

    这绝对是其他方式支持的。 am64x、chip 非常强大、请阅读源代码以及原理图。  [报价]

    您提到了硬件-您可以详细说明一下吗。

    此致、

    Sreenivasa

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我的意思是:

    "TI 支持主模式和从模式下 SPI 的"锁存使能"功能、但需要进行配置。 例如、您可以使用 GPIO 引脚、设置为 pinmux 7、并以任何所需的模式手动将其切换为高电平或低电平。 此设置允许进行软件控制的 GPIO 切换。"

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jun Tu、

    谢谢你。

    此致、

    Sreenivasa