This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDA4VM-Q1:有关 DDR 带宽的协商

Guru**** 2487425 points
Other Parts Discussed in Thread: TDA4VM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1441351/tda4vm-q1-cosult-about-ddr-bandwidth

器件型号:TDA4VM-Q1
主题中讨论的其他器件:TDA4VM

工具与软件:

您好、TI 专家:

关于 TDA4VM/Ventry 芯片、我先向大家介绍。 它们的 DDR 总线宽度为32位、当时钟设置为1866 MHz 时、理论带宽应达到16.6Gb/s 但在实践中、  

当带宽超过6.6 GB/s 时、我们开始遇到帧丢失和系统性能下降(例如帧丢失)。 理论上、可用带宽通常应超过65%(10.79GB/s)。 可以

我们的设置存在问题?

BRS

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    有多个因素会影响带宽。  

    下面是一个使用存储器密度和温度的示例:

    通道密度为16Gbit 的 LPDDR4器件需要380ns 的刷新周期时间。 在高温下、DDR 控制器将需要每975ns 发送(平均值)一个刷新命令。 这意味着在975ns 间隔中、为380ns 时将等待 LPDDR4刷新其内容。 仅相当于~ 39%的损失(不包括由于打开/关闭页面的开销、流量的性质、其他后台任务(如定期训练、ECC (如果启用)等)造成的损失)。  

    而较小密度的存储器的刷新周期时间较短(等待存储器刷新其内容的时间更短)、并且温度较低时需要的刷新命令频率较低。

    我的理解是、大约40%是典型值-但我必须看看是否有同事可以确认这一点。

    需要注意的是、3733MT/s 时的理论带宽是否应为~ 14.9GB/s?  

    [报价 userid="512804" url="~/support/processors-group/processors/f/processors-forum/1441351/tda4vm-q1-cosult-about-ddr-bandwidth "] 1866 MHz、理论带宽应达到16.6Gb/s [/报价]

    此致、
    Kevin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Kevin  

    非常感谢您澄清我的问题。  

    Yihao