主题中讨论的其他器件:DP83826-EVM-AM2
工具与软件:
e2e.ti.com/.../SOC_5F00_codecs_5F00_connections.pdf
您好!
TI 专家能否请检查和验证设计、并回答有关 SOC 66AK2G12ABYT100的一些相关问题:
请查看随附的 PDF、其中包含一些页面。
第一页显示了与 SOC 的时钟连接。 请注意、音频时钟24.576M 通过 XREF_CLK 插入到 soc 中。
正在使用两个 McASP。 与编解码器或充当多个编解码器的 TDM 设备连接。
第二页显示了连接的信号和信号的方向。
在本文的其余部分、我会尝试验证时钟和信号连接是否确实可以使用内部布线。
Q1:请检查错误或改进的正确性和备注
Q2:应用手册 McASP 设计指南 SPRACK0–2019年1月 第4.3节展示了与编解码器的不同连接、称为 SYNC 模式。 总线的主器件是编解码器。 在我的设计中、主器件是 SOC。 因此、所有的时钟信号:MCLK、BCLK、帧同步 采购 传输到编解码器、而非反向传输–这可以吗?
问题3。 接收时钟完全没有连接–AHCLK、AFSR、ACLKR 在没有连接的情况下悬空。 这是不是真的?
问题4。 观察以绿色标记的 SOC 内部布线、展示我看到的时钟路径。 正确吗? 用红色圈出的内部部分是否确实没有被使用、并且与它们相关的寄存器实际上是"无关" 强调未使用的接收段?
BQ1:与显示使用50MHz 时钟的以太网 PHY 的第一页相关。 我想知道是否可以从设计中移除50Hz 振荡器:是否可以将由核心 PLL 生成的 EMAC 以太网时钟(25MHz)以某种方式将 SoC 内部生成的50MHz CLKOUT 馈入 PHY? (H23引脚输出)
如果有、如何处理 未连接到时钟的输入引脚 D24 RMII_REFCLK?
谢谢!
Avner