主题中讨论的其他器件:DRA821
工具与软件:
我们目前正在配置 DDR 参数、其中在 J721E 平台上将 DDRSS_PLL_FHS_CNT 设置为10、在 J721S2平台上设置为5。 在 tda4al 平台上、我们使用 Hynix DDR、并且在配置为4266MHz 时遇到位翻转。 将 DDRSS_PLL_FHS_CNT 更改为10后、系统变得稳定。 您能否解释一下为什么 DDRSS_PLL_FHS_CNT 的值在这两个平台之间是不同的、以及对 DDRSS_PLL_FHS_CNT 有什么影响?