This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
尊敬的 Expert:
此波形是在 DDR 初始阶段捕获的。
在客户的 DDR 测试中、 由 TDA4控制的 DDR RESET_N 将上拉7.5ms、然后下拉2.1ms、然后再再次上拉、波形如下所示:
客户想要再次检查是否正常? 如果异常、是否是软件配置所致?
BR、
Biao
尊敬的 Biao:
我 认为这种行为不符合预期。
DDR 复位信号是否在 TDA4器件和 LPDDR4存储器之间进行点对点连接、或者布线上是否有其他连接可能影响信号?
如何在 PCB 上处理 DDR 保持信号? 您是否能够使用示波器同时捕获两个 DDR 信号(复位和保持)?
此致、
Kevin