主题中讨论的其他器件:SysConfig、 TDA4VM
工具与软件:
大家好、我有很多问题想要了解。
1.首先我想生成错误报告、指出在线 SysConfig 工具(v0.11.0)对 Vref 的设置不正确。
"VREF 控制- DQ VREF"和"VREF 控制- CA VREF"都列出了范围10 - 30、但 DRAM 器件 MT53E1G32D2列出了15 - 44.9%(范围0)。
在检查输出之后、Micron 15%似乎是代码0 (编程到 MR12/14中)、SysConfig 10%是代码0、因此我可以使用反向查找公式来计算这个值。
使用该公式、我可以为我的设计设置正确的 VREF 值。
我建议用原始代码替换百分比、因为这似乎与零件相关。
2. CTL ODT 的行为是什么? "CK/CS ODT Override"设置如何更改此行为?
我认为这与下面的第三季度密切相关。
3.我们的 LPDDR4解决方案与 J721e EVM 几乎相同、但我无法理解 CTRL 引脚的端接方案。
CA 和 CK 引脚通过 T 布线分割在两个通道上共享、这意味着线路阻抗应在分割后加倍、ODT 也应加倍。
例如、OCD-40分成了两个 ODT-80。
此外、这些引脚与两个 DRAM 芯片共享、但似乎只有一个芯片连接了 ODTca 引脚、另一个被禁用。
这是否是使用"覆盖"设置更改的行为?
CKE 引脚在两个通道之间共享、T 布线分开、但对于每个芯片都是唯一的、因此对于这些引脚、无论 CS 如何、都应始终启用 ODT。
CS 引脚不是共享的、因此 OCD 和 ODT 中的阻抗应相同。
然而、由于 DRAM IC 中所有 CTL 引脚的 ODT 相同、CS 线路和驱动阻抗应加倍、对吧?
例如、线路阻抗为80的 OCD-80连接到 ODT-80。