This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7900EVM:关于基于 Latte python 的脚本工具

Guru**** 2390755 points
Other Parts Discussed in Thread: AFE7900EVM

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1112339/afe7900evm-regarding-latte-python-based-script-tool

器件型号:AFE7900EVM

您好、支持团队、

我已经介绍了基于 Latte python 的脚本工具以及 AFE7900EVM 的原理图,我意识到有一些 GPIO 引脚可用,但这些引脚并未明确定义。 因此,根据我们自己的要求,我们可以利用这些 GPIO 引脚使用 Latte python 脚本生成新的功能,对吧?

如果是,那么下面我计划使用可用的未定义 GPIO 引脚,请验证我们可以这样做的天气或您可以建议的任何其他方式吗?

1) 1)通过在 Latte 中开发 python 脚本持续计算 DDC FFT 输出、并将其分配给任何 GPIO 引脚、以便根据该实现方案、我们可以使用 GPIO 引脚持续读取输入射频频率和 NCO 频率的差异。

2) 2)使用 Latte python 脚本为 GPIO 引脚分配当前 DSA 值和外部 LNA 增益值、以便我们可以从 GPIO 引脚连续读取。

与此类似、我们可以利用可用的 GPIO 引脚来读回上面给出的示例中的一些详细信息。 请提出建议并进行验证。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maitry、

    很遗憾,我目前无法对你的任何问题提供详细的答复,但我们的非洲教育和教育专家将尽快回答你的问题。 请耐心等待、因为他们在周一之前仍不在办公室。

    谢谢、

    Drew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Drew、

    我希望在本周尽早收到我提出的问题的答案。 请您查看提出的问题、以提供指导和支持、因为这是上周尚未解决的问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maitry、

    关于 GPIO 引脚需要注意的一点是、GPIO 引脚可以使用定义的功能、数据表介绍了可用的功能。 遗憾的是、没有为 GPIO 引脚创建自定义功能的选项、例如读回 GPIO 引脚上的 DSA 值。  

    FFT 的连续计算必须在 FPGA 内部进行。 了解频率差异后、您可以使用 SPI 写入或 GPIO 引脚更新 NCO。 AFE 没有执行 FFT 的功能、而 Latte 软件仅用于对 AFE 进行编程。

    此致、

    David Chaparro

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    感谢您的澄清。

    根据数据表中的表8-21、共有40个 GPIO 引脚用于默认功能、而对于其他可用功能、共有59个 GPIO 引脚专用于其他可用功能。 因为某些 GPIO 引脚可用作多功能引脚。 根据我们的要求,我们可以使用 GPIO 引脚。

    在所有可用的 GPIO 功能中、我不理解将 GPIO 引脚分配给外部 DVGA 控制。 对于总共4个输入 RF-ADC 通道、总共将有4个外部 DVGA。 为了同时控制所有4个通道的4个不同的外部 DVGA、可用的 GPIO 功能只有6个。那么、您能否详细说明如何通过 GPIO 功能使用内部 AGC 机制来控制4个同步外部 DVGA?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Maitry、

    此问题在单独的 e2e 问题 https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1111753/afe7900evm-regarding-internal-agc-configuration-in-afe7900evm/中得到了解答

    下面是另一篇文章中提供的答案:配置指南中的 DVGA 相关信息从旧文档复制过来。 内部 AGC 只支持一个带有一个引脚控制 的 LNA 旁路特性(针对每个接收通道)。 内部 AGC 不支持 DVGA 控制。 如果应用 必须需要外部 DVGA、则应使用外部 AGC 模式。 在这种情况下、DVGA 和 DSA 衰减应 由 FPGA 控制。  

    此致、

    David Chaparro