您好!
我使用 KCU105浏览了 TI 在 DAC38RF82中提供的示例固件。
我需要以5GSPS 的速率运行 DAC。 我需要 在每个 JESD 时钟周期向 JESD IP 发送32个样本。
我的问题是如何从 FPGA 生成高频样本、因为我只能通过 DDS 生成低频信号。
即高达 DDS 运行时钟(156.25)。 如果我想生成2GHz、如何通过 DDS/FPGA 生成、请提供帮助。
此致、
Rajesh Khanna
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我使用 KCU105浏览了 TI 在 DAC38RF82中提供的示例固件。
我需要以5GSPS 的速率运行 DAC。 我需要 在每个 JESD 时钟周期向 JESD IP 发送32个样本。
我的问题是如何从 FPGA 生成高频样本、因为我只能通过 DDS 生成低频信号。
即高达 DDS 运行时钟(156.25)。 如果我想生成2GHz、如何通过 DDS/FPGA 生成、请提供帮助。
此致、
Rajesh Khanna
您好、Jim、
我已经从 TI 网站下载了采用 Xilinx KCU105电路板的 DAC38RF82固件。 此设计包含4个 FPGA 内部的 DDS、可针对7.68G 的线路速率生成20MHz。 我在生成高频时遇到问题。
我还会尝试 Xilinx 的设计、没有现成的设计、我需要从 FPGA 提供相应的高频样片、FPGA 可能使用低频时钟运行、但并行运行时、可以生成所需的频率。
我需要通过 FPGA 向 DAC 提供样片的方法。
此致、
Rajesh Khanna
您好、Jim、
我正在尝试生成频率、而不涉及内插、基本来说、81180模式内插设置为1。
不涉及 DAC NCO、假设我要在 DAC 上生成1GHz 信号、我需要从 FPGA 提供与1GHz 对应的正弦波样本。
但 FPGA 不能以1GHz 运行、因此生成方法是通过多个 DDS、每个 DDS 都在指定的相位运行。 您的 TI 示例设计作为入门非常有用。
由于我们的团队拥有非常强大的 FPGA 开发人员、因此我们能够在经过一些试验后解决问题。 我发现 TI 和 ADI 之间的区别在于、您的参考设计对用户友好、只需进行最小的修改即可集成到我的设计中。 您对复杂芯片的支持非常非常好。
建议请提供更多这样的示例设计、使我们能够缩短试用时间、这将非常有用。
此致、
Rajesh Khanna