大家好! 我的板上有 FPGA + ADC32rf80 + LMK。 我可以从 通道 A 和 B 接收同步 ADC 样本。我希望从两个通道接收同步测试图形。 数据表显示:"使用 SYSREF 信号可以同步两个 ADC 通道的测试模式"。 但在实践中、我看到通道中的斜坡计数器不同。
我的步骤:
1.通过 GPIO 引脚复位 LMK。
2. LMK 初始化、SYSREF 被禁用。
3.通过 GPIO 引脚复位 ADC。
4. ADC 的初始化(我还设置寄存器0x01E DDC DET LAT)。 此外、我还设置了测试模式="ramp (对于 I/Q 模式是唯一的)
5. FPGA 中 JESD 接口的初始化。
6.启用 SYSREF 作为非周期性多次脉冲(使用 SYSREF 的数据表第33页、8.3.3.1页):
a)写入 LMKSYSREF 脉冲命令(第1个 SYSREF)
b)延迟> 40us
c)设置 ADC 中的屏蔽 CLKDIV 位
d)写入 LMK SYSREF 脉冲命令(第2个 SYSREF)
e)写入 LMK SYSREF 脉冲命令(第3个 SYSREF)
f)在 ADC 中设置屏蔽 NCO 和 LMFC 计数器位
g)写入 LMKSYSREF 脉冲命令(第4个 SYSREF)
你能提出建议吗?