请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:ADC32RF80 你好、
我在 FPGA 上有一个设计、其中包含两个 JEDS204B 数据接收器。 第一个从 ADC32RF80的通道 A 接收数据、第二个从通道 B 接收数据。当我将通道 A 的 DDC 配置为8分频、LMFS=8821、将通道 B 的 DDC 配置为24分频、LMFS=4841时、我只在第二个 JESD204B 数据接收器上接收有效数据。
在调试期间、我将两个 ADC 通道的 DDC 配置为8分频、LMFS=8821、并且在第一个 JESD204B 数据接收器上接收到有效数据。 此外、在将两个 ADC 通道的 DDC 配置为24分频后、LMFS=4841、我在第二个 JESD204B 数据接收器上接收到有效数据。 因此、只要 ADC 通道的抽取设置不同、我就会在其中一个 JESD204B 接收器上接收到无效数据。
我的问题是 :ADC32RF80是否允许 对其两个 ADC 通道进行不同的 DDC 设置?
此致、
Francois Tolmie