我正在尝试将 ZC706设计移植到 KC705。 我从前者开始、因为它是相同的 FPGA 结构(我想)。 我能够毫无问题地合成、但尚未更改 JESD_LINK_PARAMS.VH 中的任何设置。
观察 AFE7950EVM 和 KC705的原理图、似乎只有4个 GTX 通道连接、它们是上4条通道连接到 STX/SRX 5-8 (上4条通道)。 在 KC705上、较低的4 STX/SRX 1-4无法到达任何位置。
在 JESD_LINK_PARAMS.VH 中,我看到我可以更改全部8通道的通道映射,大概只更改1-4通道,但我看不到一种方法将设计设置为只使用 CD 通道(即,, SRX/STX 5-8 )。
此外、我注意到在 ZC706约束文件中、一些以其他方式连接到 EVM 上 FMC 的 GPIO 没有在约束文件中指定、并且它们没有出现在 Vivado 实现的引脚规划中、 这似乎表明它们在 FPGA 设计中没有使用。 我是否能够正确地看到它。
我不需要非常快(最多可能是500msps)的 ADC 和 DAC、因此我想、我可以只使用一条 JESD GTX 但我同样局限于从 FMC 连接到 FPGA 的通道(即 FMC 通道 DP0-3、在 AFE EVM 上连接到 STX/SRX 5-8)。 有人能向我介绍如何让 AFE7950EVM 与 KC705配合使用吗?
如果我必须连接全部8个通道、即使我不需要这种吞吐量、我也有一个 Versal Prime 评估板、我相信它的2个 FMC 连接器中的每一个总共有12个 GTM 通道。
