This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7950EVM:6个接收器- FB

Guru**** 2350610 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1393174/afe7950evm-6-receiver---fb

器件型号:AFE7950EVM

工具与软件:

尊敬的 TI:

我正在尝试创建一个以125MSPS 的速率使用全部6个 ADC (4个 RX + 2个 FB)的项目。 我遵循了 这个线程 、它运行正常、但是、我无法继续进行我的配置。 当我抽取更多(24和12)时、它仍然起作用、并将加网率从9830.4 MHz 减少到4915.2。 我想我应该使用

  • 用于 Latte 中 RX 的 LMFSHd 14810
  • RX DDC = 24
  • 在 Latte.
  • FB DDC = 12
  • FPGA 中的6个通道
  • TI JESD IP Verilog 标头中的 F=4

您能建议如何在 FPGA 和 AFE 端进行正确的配置吗? 您能否提供此配置的示例设计?

提前感谢您!

Norbert Smidróczki ć

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    诺伯特、您好!

    我们可以帮助创建 Latte 脚本、但需要以下信息。  

    TX

     

    已启用的 TX 的数量

    FS DAC [GSPS]

    单频带或双频带

    内插

    FB

     

    FB 的#已启用

    FS ADC [GSPS]

    单频带或双频带

    抽取率

    接收

     

    已启用 RX 的数量

    FS ADC [GSPS]

    单频带或双频带

    抽取率

    JESD

     

    编码(如果不确定我们可以为您挑选)

    FPGA 上的可用信道

    FPGA [Gbps]支持的最大通道速率

    时钟

     

    使用 AFE 内部 PLL

    此致、

    David Chaparro  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    我需要以下配置:

    X

     

    已启用的 TX 的数量

    0

    FS DAC [GSPS]

    12.

    单频带或双频带

    单路

    内插

    96.

    FB

     

    FB 的#已启用

    2.

    FS ADC [GSPS]

    3.

    单频带或双频带

    单路

    抽取率

    24.

    接收

     

    已启用 RX 的数量

    4.

    FS ADC [GSPS]

    3.

    单频带或双频带

    单路

    抽取率

    24.

    JESD

     

    编码(如果不确定我们可以为您挑选)

    8b10b

    FPGA 上的可用信道

    8.

    FPGA [Gbps]支持的最大通道速率

    10.3125.

    时钟

     500 MHz 外部

    使用 AFE 内部 PLL

    我已经熟悉 LMK 外部时钟配置。

    谢谢!

    Norbert

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    诺伯特、您好!

    已为请求的模式配置了下面的脚本。 这将使用哪种 FPGA 进行测试? 如果是 TSW14J58、则可以在 Latte 中使用脚本并将以下参数修改为"False"、以测试脚本(sysParams.syncLoopBack 和 setupParams.skipFpga)。 如果使用 Xilinx 开发套件、您可以通过以下链接申请访问 TI JESD204C IP、并可以访问我们提供的参考设计。  

    e2e.ti.com/.../6Rx_5F00_125Msps.txt

    https://www.ti.com/drr/opn/TI204C-IP 

    此致、

    David Chaparro  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    感谢您的 Latte 脚本。 我打算使用 ZC706。 非常感谢您能为我们提供参考设计。 但是、如果您建议如何调整 JESD_LINK_PARAMS.VH 中的参数、那就足够了。

    此致、
    Norbert Smidróczki ć

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    诺伯特、您好!

    我将离线与您联系、进一步讨论这一点。

    此致、

    David Chaparro