请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:AWR1243 尊敬的所有人:
我目前正在研究 MIMO 设置的算法部分、该设置包含通过其级联功能同步的多个 AWR1243芯片。
如果我理解正确,将使用 DIG_SYNC_*来同步数据捕获。 SWRA574A 的第2.2.3节列出了影响此信号的不平衡的若干来源;虽然其中大多数可能可以校准、但我不确定0/0.55ns (一个同步时钟周期)的(非确定性)同步不确定性。
由于编码角度信息的相对 Rx 延迟大约为几 ps、我想知道这种不确定性如何影响标准 MIMO/相位处理?
在多帧/帧触发事件期间、是否有办法在不同器件的捕捉单元之间保持一致的相位关系? 如果不是、这种不确定性如何在您的级联演示设计中得到考虑?
谢谢、此致、
David