This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、团队成员:
我写信要求您提供有关我们雷达器件接地分离技术的帮助。 由于雷达器件在线性调频脉冲上消耗功率、它会定期消耗电流、并在输入电力线上产生一些噪声。 例如、我们的 AWRL6432Boost EVM 显示5V 电源轨上大约150mV 的压降噪声。 该噪声级别类似于客户的雷达板。 压降看起来没有太大、但这种噪声会传递到客户的其他板(SERDES 模块)、并使运行不稳定。 特别是、SERDES 的电源之一是1.0V 电源轨、且大约150mV 有相当大的压降。 客户正在寻找一些解决方案、例如添加磁珠、UVLO 设置、但他们还需要我们的模拟接地和电源接地分离指南、以更大限度地降低此类噪声。 我们是否有任何有关接地分离的指导文档?
此致、
维克多帕克
您好 Sivaprasad、
正如我所说、他们正在为另一侧寻找解决方案。 他们的问题是关于我们雷达侧的接地分离。 我们能否着重谈谈这一点?
要回答您的问题、他们需要检查噪声是如何传递到其他电路板的。 我想该噪声不是由辐射引起的。 他们的板通过板到板 DIP 型连接器进行连接、该连接器具有接地、3.7V 电源和 I2C 信号。 到目前为止、除了这一单点连接、两个板已相互分开。 一个很明显的一点是、只有在雷达工作时、噪声才会在雷达 PCB 侧和 SERDES PCB 侧出现。
同样、客户正在寻找其他方法来降低另一侧的噪声。 从 TI 的角度来看、我们能提供一些建议和指导、如何在发出线性调频脉冲时最大限度地降低雷达电路板电源轨上的噪声吗?
为了避免来回乒乓操作、如果您有其他问题、请进行配置调用。 我认为这是一种高效得多的方法。
此致、
维克多帕克
您好 Vicktor、
最接近的指南是 AWR1843的硬件设计检查清单。您可以参阅 GND 隔离
介绍了常用技术。 希望这对您有所帮助。
/cfs-file/__key/communityserver-discussions-components-files/1023/HardwareDesignChecklist_5F00_V0p1_5F00_xWR1843.xlsx
此致、
西瓦普拉萨德