This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-01471:同步多个 IEPE 接口

Guru**** 1144750 points
Other Parts Discussed in Thread: TIDA-01471, ADS127L01, ADS1274, ADS1278
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/837084/tida-01471-synchronize-multiple-iepe-interfaces

器件型号:TIDA-01471
主题中讨论的其他器件: ADS127L01ADS1274ADS1278

您好!

我们希望使用多个 TIDA-01471同时读取多个 IEPE 传感器。 目前、我们有六个板连接到控制器板、其中一个 TIDA-01471的 DRDY 线路用于通过 SPI 从所有 ADC 读取数据。 数据传输工作正常、但几秒钟后、DRDY 信号是异步的、我们需要重新同步 ADC 以防止数据丢失。

我们尝试发送 STOP 命令、然后发送 START 命令、但这会导致在下一个 DRDY 信号之前延迟大约2.7ms (32kSPS)。 根据 ADS127L01数据表、此延迟是由该设计中默认使用的宽带滤波器引起的。

是否可以在不修改布局的情况下切换到低延迟滤波器而不是宽带滤波器? 使用低延迟滤波器时、延迟应约为20us、这似乎是可以接受的。

还是有其他方法可以同步 ADC?

非常感谢、

此致

Patrick Oetken

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Patrick、感谢您关注德州仪器的参考设计。  您的查询已转发给我们拥有此设计的工业工厂自动化团队。  德国弗莱辛的设计团队、目前该团队已在周末休假。  请尽早让团队在周一之前回答您的问题。  

    再次感谢您关注德州仪器。  

    此致、

    John Fullilove

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Patrick:

    感谢您提出有趣的应用。

    -我已将请求转发至产品线、更适合评论同步 ADS127L01的能力。

    -我知道您想用现有的 TIDA-01471来测试这一概念,但我也建议多通道应用查看 ADS1274 (4通道)和 ADS1278 (8通道),它们可在这种情况下实现更优化的设计。

    -切换到低延迟滤波器会达到带宽(请查看图65与图71或72)、因此除非您的输入带宽受到限制、否则这会改变频谱。 但是、如果您仍然想这样做、您可以移除分别将 FILTER0和 filter1连接到 DVDD 和 GND 的 R23和 R21、并将连接到 FILTER0的焊盘和连接到 GND 和 DVDD 的焊盘分别蓝线(与原始连接相反)

    此致、

    Ahmed

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Patrick:

    如果 ADS127L01共享与下图相同的 CLK、则可通过 START 引脚并联同步。 数据表的第8.4.3节对此进行了详细说明。

    请注意、在 TIDA-01471中、START 引脚保持低电平、不用于信号发送、此外、如果您使用单独的板、则每个转换器的 CLK 信号都是独立的。

    现在的问题是:如何与现有电路板建立连接?

    我将执行以下操作:

    获取时钟缓冲器 EVM 以支持驱动六个板、如下所示

    2.通过短接 J10跳线禁用所有板中的时钟

    4.将 EVM 的输入端连接到8或16MHz 源端、将 EVM 的6个输出端连接到 R8端子上的6个板时钟输入端、连接应尽可能短、如果单线失真、请尝试为每个时钟连接两个 CLK、 和 GND 之间的差分电压。 这是最棘手的部分、因为这些连接上的大量失真或噪声会与我们尝试实现的目标相脱离。 如果需要、您还可以更改 C11或 R8、以减少 ADC 输入端的时钟失真  

    5.如果不需要任何更改,我会使启动保持短接。

    首先、我将连接两个板的时钟、然后查看它们是否按预期工作。

    如果您有任何更新、请告诉我。

    此致、

    Ahmed

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ahmed、

    感谢你的答复。

    我们已经使用 J10禁用了6个板中的5个的时钟、并使用 TP7将一个板的时钟共享给所有6个板。 直到现在、它看起来工作正常、但我们没有检查噪声/失真。

    您是否可以为 ADS1278或 ADS1274推荐任何类似的设计、而不是 TIDA 01471?

    此致、

    Patrick Oetken

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Patrick:

    感谢您的更新。 好消息!

    目前、我们没有专门针对这些器件的 TI 参考设计、但 TIDA-01471的前端可重复用于其中的任何器件、因为它们与 ADS127L01共享相同的输入级。

    如果现在已解决同步问题、请您将问题标记为已解决问题的回复之一、以关闭该问题。

    此致、

    Ahmed