This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具/软件:Webench
您好!
在使用 WebBench 调整 TPS54540-Q1器件上的补偿后、运行负载瞬态仿真时遇到问题。 运行 Re-Comp 工具并对电路应用更改(仅更新 COMP 引脚上的值)后,我无法运行负载瞬态仿真,但所有其他仿真都可以正常运行。 我可以检查什么以使其再次正常工作? 或者、它是否是工具的限制?
谢谢、
Julio Sanchez
失败消息:
由于仿真网表中的收敛问题,您的仿真失败。 如果您最近更改了 BOM 中的组件或更改了与仿真相关的参数、请尝试将其改回先前的值。 如果问题仍然存在、则可能是由于系统中存在内部问题。 已记录问题并已通知开发团队。 如果您有任何疑问、请通过 webench.ti.com/.../在线提交反馈。
错误文件内容:
仿真:失败
*错误*由于收敛问题,瞬态分析失败。 瞬态参数 cmin= 可能有用;它通过为每个节点添加给定的电容到接地来平滑突变。 (解算器-12)
*错误*由于收敛问题,瞬态分析失败。 瞬态参数 cmin= 可能有用;它通过为每个节点添加给定的电容到接地来平滑突变。 (解算器-12)
********* 错误/警告计数********
错误:找不到信号... pun2xxx 转换未完成。\n 退出
*警告*未在二极管模型 MAIN_BLOCK_D1.WB_DIODE 上定义 TNOM。 (器件-23)
*警告*未在二极管模型 MAIN_BLOCK_U1.WB_tps54320.d_D1上定义 TNOM。 (器件-23)
*警告*器件 x_main_block.x_u1.r_R1短接至0并将被移除。 (扩展器-28)
*警告*器件 x_main_block.x_u1.rpwrpd_0短接至0并将被移除。 (扩展器-28)
*警告*器件 x_main_block.x_u1.rpwrpd_1短接至0并将被删除。 (扩展器-28)
*警告*未在二极管模型 main_block.U1.wb_tps54320.d_d.d.main_block.U1.wb_tps54320.dd 上定义 TNOM。 (器件-23)
*警告*在二极管模型 main_block.U1.wb_tps54320.d_d.main_block.U1.wb_tps54320.dd (diode-2)上、RS 未定义或等于零
*警告*电阻 x_input_block.x_VIN.rsource 的值为零。 (电阻器-20)
*警告*以下悬空设备将被删除:x_main_BLOC块.x_U1.v_V47 (拓扑-50)
*警告*修剪悬空设备后将删除以下网络:x_main_block.x_u1.set0 (拓扑-51)
*警告*在270402ns 时 TISPICE 无法实现请求的容差。 (解算器-7)
*警告*在270402ns 时 TISPICE 无法实现请求的容差。 (解算器-7)
*警告*在270402ns 时 TISPICE 无法实现请求的容差。 (解算器-7)
*警告*在270402ns 时 TISPICE 无法实现请求的容差。 (解算器-7)
*警告*在270402ns 时 TISPICE 无法实现请求的容差。 (解算器-7)
* WARNING *所需的瞬态阶跃在270402 ns 时受到 TMIN (1e-15)的限制。 (TRAAN-20)
*警告*在270402ns 时 TISPICE 无法实现请求的容差。 (解算器-7)
* WARNING *所需的瞬态阶跃在270402 ns 时受到 TMIN (1e-15)的限制。 (TRAAN-20)
*警告*在270402ns 时 TISPICE 无法实现请求的容差。 (解算器-7)
********* 错误/警告计数********
类型:器件#errors:0 #warnings:3.
类型:二极管#errors:0 #warnings:1.
类型:扩展器#errors:0 #warnings:3.
类型:电阻器#errors:0 #warnings:1.
类型:解算器#errors:2 #warnings:7.
类型:拓扑#errors:0 #warnings:2.
类型:TRAN #ERRORS:0 #WARNINGS:2.
--total --#errors:2 #warnings:19.
模拟失败
状态=失败
您好、Julio、
从您所附的错误消息中可以看出、由于 WEBENCH 上设置的容差限制(尤其是 CMIN 参数)、该设计出现了收敛问题。 我可以建议您将设计导出到您喜欢的工具中、例如 PSPICE 或 TINA-TI、并尝试在那里进行仿真。 这不一定是设计的问题、只是导致收敛问题的参数容差限制。 通常、WEBENCH 对仿真的约束更为严格。
由于我没有应用了重新编译的您的设计规格、因此我无法在我的结尾重复此问题 如果您无法通过上述步骤解决问题、请使用共享设计选项将设计转发给我们。
谢谢!!
此致、
大家好、Mahavir、
感谢您的建议。 我重新启动了 WebBench、仿真运行正常。 我仍想了解趋同问题,我并不十分清楚。 您提到了参数容差限制。 您能否详细说明一下这一点、我不确定这是指什么。 所选组件的此参数容差是否为?
WebBench 设计: https://webench.ti.com/appinfo/webench/scripts/SDP.cgi?ID=785F4C2B1F36B6E5
谢谢、
Julio