This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-00204:BSP 源码

Guru**** 2536780 points
Other Parts Discussed in Thread: TIDA-00204, TMDSICE3359

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/633050/tida-00204-bsp-sources

器件型号:TIDA-00204
主题中讨论的其他器件: TMDSICE3359

你(们)好

我们的硬件工程师使用 TIDA-00204原理图作为参考、将 DP83867 PHY 与 AM335x MPU 搭配使用。

因此,我将尝试找到一些软件示例,这些示例可以帮助我启动 RGMII 接口 Sitara=>DP83867。

但是、遗憾  的是、在电路板的 www.ti.com/.../TIDA-00204页面上、我只找到了带有预编译 MLO 和应用程序映像的 ZIP 存档文件。

在哪里可以找到 U-Boot (例如 AM3358EVMSK 文件 pinmux.h、mux.c、board.c)和 Linux (.dts 设置)的示例?

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    由于许可协议、我们无法提供用于 TIDA-00204板的特定源代码。

    为了了解用于开发 TIDA-00204二进制文件的公开发布软件,在设计指南中添加了特定的软件部分“3.1.2.2”,您可以在其中找到在 TIDA-00204设计中使用的公开发布的 Sitara 软件。

    公开发布版本中使用的软件示例基于 EVM TMDSICE3359。

    此处请注意、使用的软件具有较新的可用版本。

    有关公开发布的 Sitara 软件的问题、请访问 Sitara 论坛:
    e2e.ti.com/.../
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    仅供参考。

    针对我的"TIDA-like "电路板的有效 DaVinci_MDIO 器件树配置(延迟可能是错误的、因为现在我只以100Mb 的速度运行):

    Mac{(&M)
    pinctrl-names ="default"、"sleep";
    pinctrl-0 =<&cpsw_default>;
    pinctrl-1 =<&cpsw_sleep>;
    DUAL_EMAC;
    状态="确定";
    }
    
    ;&Davinci_MDIO{
    pinctrl-names ="default"、"sleep";
    兼容="ti、cpsw-mdio"、"ti、davinci_mdio";
    pinctrl-0 =<&Davinc_MDIO_default>;
    pinctrl-1 =<&Davinc_MDIO_SLEEP>;
    状态="正常";
    
    dp83867_0:ethernet-phy@0{
    reg =<0>;
    TI、Rx 内部延迟= ;
    TI、TX 内部延迟= ;
    TI、FIFO 深度= ;
    ti、最小输出阻抗;
    ti、dp83867-rxctrl-strap -quirk;
    };
    
    dp83867_1:ethernet-phy@16{
    
    reg =<16>;
    TI、Rx 内部延迟= ;
    TI、TX 内部延迟= ;
    TI、FIFO 深度= ;
    ti、最小输出阻抗;
    ti、dp83867-rxctrl-strap -quirk;
    };
    };
    
    &cpsw_emac0 {
    PHY_ID =<&Davinci_MDIO>、<0>;
    PHY-MODE ="RGMII-id";
    dual_emac_res_vlan =<1>;
    }
    
    ;&cpsw_emac1{
    PHY_ID =<&Davinci_MDIO>、<16>;
    PHY-MODE ="RGMII-id";
    DUAL_EMAC_res_vlan =<2>;
    };