This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-010203:交错可降低对 Buik 电容的要求

Guru**** 2614265 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/1260027/tida-010203-interleaving-can-reduce-the-buik-cap-requirement

器件型号:TIDA-010203

尊敬的

如果我们采用交错拓扑进行设计以实现相同的功率预算(4kW)、那么它是否可以降低大容量电容要求(4x68uF)  

谢谢。此

 

致、 阿诺普·库马尔
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、可以降低电容器纹波电流。 可以根据您的选择检查电容器寿命。

    PFC 级的另一个要求是、您可能具有以下直流/直流转换器的保持时间、通常为8ms~20ms。 也需要考虑这一点。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Desheng 为我们提供的时间