主题中讨论的其他器件: SN74LVC1G17、 TLV810E、 TMUX1219
工具/软件:
您能否澄清一下数据表中规格与典型应用电路之间的差异。
SN74LVC1G3157的数据表显示、建议的运行条件包括控制输入的最大上升和下降速率为20ns/V。
此外、还提请注意题为" CMOS 输入缓慢变化或悬空的影响"的应用报告。
我了解为何应使用非施密特触发 CMOS 输入来避免缓慢上升和下降时间。
但 数据表(典型应用)的第15.2节显示了一个绝对违反最大上升和下降条件的原理图、因为它显示了驱动逻辑输入的 RC 延迟电路、在任何实际应用中、上升和下降时间肯定在几十毫秒范围内。
那么情况是什么呢? SN74LVC1G3157的逻辑输入是否可以接受缓慢上升和下降时间?
(顺便说一下、我打算使用 由开漏器件驱动的 SN74LVC1G3157;下降时间肯定会很短、但上升时间会处于数百纳秒区域。)