主题中讨论的其他器件: CD74HCT4067
你(们)好
我正在使用 CD74HC4067多路复用器、我有一些未使用的输入引脚。 是否可以将这些未使用的输入引脚保持悬空、或者是否需要将这些引脚拉至 VCC 或 GND
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你(们)好
我正在使用 CD74HC4067多路复用器、我有一些未使用的输入引脚。 是否可以将这些未使用的输入引脚保持悬空、或者是否需要将这些引脚拉至 VCC 或 GND
有关非活动通道的影响,请参阅指定的开关“关闭”信号馈通。 如果您的环境中存在高辐射噪声、并且希望防止未使用的引脚拾取高频率、请将其接地。
仅当引脚 为 CMOS 输入时、才需要将其连接到 VCC/GND;请参阅 [常见问题解答]慢速或浮点输入如何影响 CMOS 器件?
你好、克莱明
谢谢你的回答,但我对此还有一些疑问
Vcc 为4.5V 时、CD74HC4067的额定开关"关断"信号馈通为-75dB。 因此、我猜测这个参数值是、如果噪声水平高于这个值、我应该将未使用的引脚接地、而不是将它们保持悬空。 猜测是否正确? 如果不是、请分享有关此参数的一些想法
主席先生、您还提到、只有当 Vcc 或 GND 是 CMOS 输入时、我们才需要将该引脚连接到该引脚。 在 CD74HC4067中,如何知道未使用的输入引脚是否为 CMOS 输入?
从数据表中我已经阅读过" CD74HC4067和 CD74HCT4067器件是数字控制的模拟开关、它们利用硅栅 CMOS 技术实现与 LSTTL 类似的运行速度、并具有标准 CMOS 集成电路的低功耗特性"。 因此、根据上面的句子、输入引脚似乎是 CMOS 输入。 正确吗? 如果是,那么我们如何使未使用的输入引脚保持悬空?