This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
如果使用外接晶振,那么X1和X2之间接一个无源晶振,且X1和X2通过电容接到引脚VSSOSC上,引脚VDDOSC接3.3VS,对吗?我现在的情况是,X1和X2接VSSOSC的话程序烧写有error,但如果X1和X2接信号地的话,烧写没有错误。
如果使用内部晶振,那么X1连信号地,X2不连,引脚VSSOSC连信号地,引脚VDDOSC接3.3VS,这样烧写程序没有error。
虽然这两种方法下程序都能烧写,但是我测了DSP芯片的XCLKOUT引脚,发现此引脚无时钟信号(是一个近似50HZ的脉冲波形),又在程序中配置某个GPIO口置1,但实际测得的GPIO引脚没有置1,也是一个近似50HZ的脉冲波形,我也测了其他没有定义的引脚,都是一个近似50HZ的脉冲波形,这是怎么回事呢?
您好!使用内部晶振的话,硬件上,X1连信号地,X2不连,引脚VSSOSC连信号地,引脚VDDOSC接3.3VS,请问对吗?
软件上,只需要在Sysctrl.c文件中把InitSysPll(XTAL_OSC,IMULT_20,FMULT_0,PLLCLK_BY_2)改成InitSysPll(INT_OSC1,IMULT_20,FMULT_0,PLLCLK_BY_2);就可以产生10M的内部时钟信号INTOSC1以及100M的PLLSYSCLKOUT了?还是有其他的寄存器也需要配置?