如果使用外接晶振,那么X1和X2之间接一个无源晶振,且X1和X2通过电容接到引脚VSSOSC上,引脚VDDOSC接3.3VS,对吗?我现在的情况是,X1和X2接VSSOSC的话程序烧写有error,但如果X1和X2接信号地的话,烧写没有错误。
如果使用内部晶振,那么X1连信号地,X2不连,引脚VSSOSC连信号地,引脚VDDOSC接3.3VS,这样烧写程序没有error。
虽然这两种方法下程序都能烧写,但是我测了DSP芯片的XCLKOUT引脚,发现此引脚无时钟信号(是一个近似50HZ的脉冲波形),又在程序中配置某个GPIO口置1,但实际测得的GPIO引脚没有置1,也是一个近似50HZ的脉冲波形,我也测了其他没有定义的引脚,都是一个近似50HZ的脉冲波形,这是怎么回事呢?