用LM5030做了一个推挽结构的电源,出现输出侧整流桥前后出现电压尖峰,在LM5030的手册中(AN-1305 LM5030 Evaluation Board)也有发现,如图:
也就是图中的V9和V5
下图是我测量到的:
就是上图中的黄色波形的尖峰
请问这个尖峰形成的原因是什么?怎么减小,谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
用LM5030做了一个推挽结构的电源,出现输出侧整流桥前后出现电压尖峰,在LM5030的手册中(AN-1305 LM5030 Evaluation Board)也有发现,如图:
也就是图中的V9和V5
下图是我测量到的:
就是上图中的黄色波形的尖峰
请问这个尖峰形成的原因是什么?怎么减小,谢谢!
V4只是一个示意图,实际中,由于变压器漏感,寄生电容,以及二极管结电容,会产生多次震荡,起频率与这些参数有很大关系。小减小尖峰,就必须优化这些参数。被动的办法就是加吸收电路了。RC吸收,无损吸收,都可以参考。
我发现现象和这个帖子很相似:http://www.elecinfo.com/bbs/1448643.html
有没有详细的资料描述这个电压尖峰的?
谢谢!
恩,我的肖特基二极管是100V的,如果用90V的TVS,二极管余量不够,毕竟TVS的钳位电压是有一定范围的
目前这种隔离推挽结构的DCDC效率最高能做到多少?
目前我满载在90%左右,还有没有提升的空间?
谢谢!
有才!
目前满载情况下输出整流管、磁芯50度上下,MOS在65度左右;输出的电感也比较热(60左右),这个有点不能理解,用的是1A的120uH的贴片非屏蔽电感,下一步准备把电感换成电流150uH1.3A的127封闭电感,肖特基换成200V的,再做测试。
另外今天也测试了100V的NMOS(之前用的60V的),输入电容60VNMOS只有500pF,100V的在1500pF左右,栅极驱动波形出现了震荡,满载效率下降了1-2%
非常感谢!