This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
根据给出的信息,只能提出一些建议,REFCLK要AC耦合,且若不使用的话,则需要通过一个100Ω的电阻接地。
其次的话,如果有可能的话,建议直接使用示波器测量输出信号,查看眼图图形,是输出信号眼图不行,还是后续的连接或电路等造成的问题,这样比较方便查找可能的原因。
目前的情况:
测试CLKOUT 有500m时钟输出
LOSA上电后始终处于低电平,即便我将HSRXAP/N短路,也是输出低电平。也就是始终能找到信号。。这点估计是线索。。请问什么情况会发生这种情况?
当我将PRBSEN置1时,将RESET_N置0,居然LOSA能输出1,而在LOSA的定义中,此时应该DRIVE 0。。。
我的TDI 和 TCK没有拉低,处于悬浮状态,但TRST接地。不知道会不会有关系。
谢谢!!!!!
你好,如果你想消除TDI,TCK以及TRST的影响,可以在配置完成后,直接将TESTEN通过一个电阻接地来消除JTAG部分带来的影响。
其次对于LOSA状态的问题,如果reset_n=0,LOSA=1,可能需要考虑一下整个电路的配置以及你的寄存器配置的问题,建议可以参照page26和page27来读取los的相关的状态信号。
其次的话,对于电路图设计可以参考TLK10002相关的EVM板上的电路。