主题中讨论的其他器件: TLV3502
您好、TI 专家、
我被指示使用微带技术来处理高速运算放大器之间的长距离连接。 也就是说、在信号层上使用接地填充、并使接地铜在相应走线下方完好无损。
然后、我需要通过一个运算放大器驱动4个运算放大器、如下所示。
我想知道该配置是否适用于此处的微带应用? OP2到 OP5需要为每个运算放大器使用4个隔离电阻器、而不是单个隔离电阻器?
此致
亚涛
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、TI 专家、
我被指示使用微带技术来处理高速运算放大器之间的长距离连接。 也就是说、在信号层上使用接地填充、并使接地铜在相应走线下方完好无损。
然后、我需要通过一个运算放大器驱动4个运算放大器、如下所示。
我想知道该配置是否适用于此处的微带应用? OP2到 OP5需要为每个运算放大器使用4个隔离电阻器、而不是单个隔离电阻器?
此致
亚涛
您好、Michael、
问题是,亚涛几个月以来就讨论了自己的电路,并开始了不可计数的新线程。 我们已经讨论了集成器、分立式推挽输出级和比较器。 他更改了所有时间规格、电路拓扑、信号布线长度、增益和电源电压。 因此、最终会产生相当混乱的情况。
" V+输入引脚上的小串联电阻"、正如您所说的、我建议在一个线程中使用并联 THS3062 (上面的 OP2...5)似乎可以从它们中获益、以防止 THS3062输入级的振荡。 当然、这些电阻与传输线路特性阻抗的端接无关。
Paul Grohe 在 Yatao 的另一个线程中推荐了使用微带技术并在两端端端端端端端端端端端接的传输线、并结合了一个非常快的比较器。
我在这里建议在 OP1的输出端使用单个隔离电阻器、并对 OP2...5使用非常短的信号走线。 我建议将信号布线布置在实心接地层上。 100µm Ω 距离接地平面上的0.3mm 宽、甚至50mm 长的铜线迹仅提供5pF 的容性负载、这在其应用中是可以接受的、尤其是当他仍然使用更好的布局来缩短此信号线迹长度时。
Kai
Yatao 您好、
不、您完全不打扰我。 但是、如果您始终进行更改、则很难提供帮助。
在进行更改之前、请尝试彻底检查并理解先发生的情况。 分裂和征服。 制造测试电路、您只需进行很小但非常具体的更改。 因此、您可以构建 OP1...5电路、并按照定义明确的小步骤修改布线长度。 查看此测试电路的示波器、尝试了解正在发生的情况。 这样、您将找到最佳解决方案。 理论很好、但在高频电子产品方面没有讲述整个故事。
Kai
尊敬的 Kai:
^。^
实际上、对于分流端接电阻器、V+输入有时需要该电阻器、而正如 Michael 在反相节点中向我展示的那样、有时也不需要该电阻器。 我不明白为什么。 我参考信号完整性手册、今天就了解了。 这实际上是整个布线对相同甚至是阻抗的要求。
在 TLV3502的线程中、我认为分流电阻器不能在 FPGA 附近使用。 因为它将输入信号减半、其振幅为 TTL 低电平或高电平。 将其减半会下拉高电平并导致逻辑错误。 当然、选择一个大值分流电阻器、一个相对较小的串联电阻器应该保持正确的电平。
此致
亚涛