This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3268EVM-U:根据主时钟变化、询问声音质量测试和 PLL 设置

Guru**** 2474440 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/810798/tlv320aic3268evm-u-inquiry-about-sound-quality-test-and-pll-setting-according-to-master-clock-change

器件型号:TLV320AIC3268EVM-U

您好~
我们将测试 PLL 设置的质量以及产生的数字音频输出。
我正在使用 EVM 进行测试、我将通过将 EVM 位时钟(2.82Mhz、从 TAS1020接收)引脚直接连接到主时钟引脚对其进行测试。
输入是通过 PC 传输的数字输入(ASI1)输入、通过将扬声器连接到内置的放大器进行测试。
与 PLL 设置相关的寄存器已被更改、以匹配以下设置。
 但是、当我使用以下 EVM 默认值对其进行测试时、我可以听到相当清晰的声音、
但是、当我像上述那样更改设置后听到声音时、我会听到不清楚的声音。
将位时钟引脚直接连接到主时钟引脚是否有问题?
还是应该更改位时钟或主时钟的寄存器设置?
请检查一下。
谢谢你
此致
Anthony 先生
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Anthony、

    我们的产品专家处于另一个时区、将在第二天与您联系。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Anthony、

    我们建议通过适当地设置 B0_P0_R5:D5-D2、将 BCLK 直接配置为 PLL 的输入。 这将避免蓝色接线出现任何潜在问题。

    最好使用 PRB_P6尝试突出显示的配置、因为它具有最低的资源要求。 在突出显示的配置中交换 MDAC 和 NDAC (即 MDAC = 5和 NDAC = 3)以及 mAdc 和 NADC (mAdc = 5和 NADC = 3)将以更高的时钟速率运行 DSP、并避免与 MIPS 不足相关的问题。

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好  

    感谢你的答复。

    但 PRB_P6的左通道模式不是吗? 我们需要立体声输出。 是否仍可以使用 PRB_P6配置它?

    请检查一下。

    谢谢你。

    此致。

    Anthony 先生。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Anthony、

    请尝试以下立体声配置、并告诉我您是否观察到任何问题:

    1、使用 PRB_P1、

    2.在时钟树中更改 MDAC = 5、NDAC = 3、mAdc = 5和 NADC = 3、以便为 DSP 提供更高速度的时钟、和

    3.将 BCLK 设置为 PLL 输入。

    此致。