请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:PCM1808 大家好、
我将在主模式下使用 LRCLK、BCLK 和 MCLK 为 PCM1808 ADC 馈送信号。 通过观察 DOUT 信号、可以看到在 LRCLK 转换时大部分为高电平(与模拟输入无关)。 有什么想法吗? 我已经检查了 VREF 引脚、测试了多个器件、在不同的采样率下使用了另一个时钟电路。
谢谢、
Gary
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.