https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1319805/tlv320adc3140-usage-in-slave-mode
器件型号:TLV320ADC3140大家好、
在具有4个单端模拟输入通道的从模式下、通过标准 I2S 向主器件发送数据的唯一方法是将 GPIO1设置为 SDOUT2。
在这种情况下、没有外部 MCLK 输入端口、因此可以使用 PLL。
我想知道在这种情况下需要进行哪些寄存器设置。
我计划按如下方式输入时钟
FYNC =采样频率 Fs = 12.8kHz 或25.6kHz 或51.2kHz
BCLK = 64 x FS 输入
此外、应将 MST_CFG1寄存器(页面= 0x00、地址= 0x14)中的 FS_RATE[3:0][复位= 48h]设置为" ASI 总线的已编程采样率(当器件配置为从模式自动时钟配置时不使用)。 这是自动时钟配置。
这是否意味着它可在无自动时钟配置的从模式下使用?
此致、
柳。

