您好,TI团队:
还有一个与SDFM子系统有关的问题(最初打算与另一个子系统- https://e2e.ti.com/p/addpost?rt=103.1791万):有关)
假设我们的项目要求SDFM输入的ENOB不高于12位 (使用的设置仍保留在上一个帖子中,包括调制器频率,COSR,SINC滤波器), 在这种情况下比较器(次级)滤波器单元的相应延迟(稳定/反应时间)是多少? 如果我能很好地记住,我们讨论了调制器频率10MHz和20MHz。 这是因为 大多数TI SDFM芯片不支持高于该频率的频率,还是因为在确定F2.8388万D MCU芯片支持的SDFM输入的工作(调制器)频率上限时必须考虑一些额外的考虑因素?
实际上,根据TRM文档中与SDFM子系统相关的相应章节(7.12 . 5.1 2 SDFM定时图), 和支持的内部时钟频率规范(表7.10 SDFM.3.2 .1内部时钟频率),最大工作频率值可达50MHz (如果使用PLLRAWCLK,即系统时钟fsysclk为200MHz,当然, 以及我对相关周期时间,脉冲持续时间和其他SDFM定时要求的解释是正确的)。 因此 ,需要最大适用的SDFM频率限制(理论值和推荐值)。
如果讨论的MCU芯片(F2.8388万D)支持大于20 MHz的SDFM调制器频率,希望至少达到 40MHz (甚至更高),最好提供少量相应 的TI SDFM调制器芯片(例如,比 AMC1305系列 http://www.ti.com/product/AMC1305中的类型更快) 匹配 要求此类性能特性的应用。
此致
Nenad Težak ć