主题中讨论的其他器件:TMDSCNCD28388D、 C2000WARE
我的客户使用两个 F28388D 板 与 DMA 进行 FSI 通信。
通信通常在25MHz 时钟下工作、但 CLK 和数据信号在50MHz 时断开。
CLK = 50MHz

CLK = 25MHz

两个电路板都连接到相同的3.3V 和 GND、
主器件的 TX 通过缓冲器连接到从器件的 RX、而主器件的 RX 在没有缓冲器的情况下直接连接到 TX。
信号线上有一个0欧姆电阻器。
缓冲器为 NC7WZ125 (OnSemi)、 具有如下传播延迟。

增加时钟时是否有任何注意事项?
请告诉我要检查的内容。
