This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LAUNCHXL-F28377S:缓冲 DAC 示例程序上的正弦输出

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/624425/launchxl-f28377s-sine-output-on-buffered-dac-example-program

器件型号:LAUNCHXL-F28377S

你好

我 刚刚得到了 Launch Pad、我尝试运行缓冲 DAC 正弦示例、我很困惑应该探测哪个引脚
在我与装置的引脚图中、有 dac1、dac2、dac3、dac4、而在用户指南中有 daca、dacb、dacc、dacd

在调试 模式下运行时、我可以看到 DACA 寄存器中有一些值、我尝试对1 DO 4中的所有四个 DAC 进行范围界定、并且在所有输出中得到0v

我是在探测错误的引脚、还是在这里发现其他问题?

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Nakon、

    LAUNCHXL-F28377S 上的 F28377S 器件具有3个真正的模拟 DAC -> DACA、dacb、dacc。 DAC dac1...4不是真正的模拟 DAC、而是使用 GPIO 引脚输出上的 PWM 和 LPF 实现的。 buffdac_sine 示例使用 daca、dacb 或 dacc。

    DACA、dacb 和 dacc 的输出分别出现在 ADCINA0、ADCINA1和 ADCINB1上。 在 LAUNCHXL-F28377S 上、您可以在 J3引脚27 (ADCINA0)、J3引脚29 (ADCINA1)和24中的 J3 (ADCINB1)上找到相应的引脚。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尝试过、但这些引脚上仍然没有输出
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    默认情况下、buffdac_sine 示例使用 VDAC 作为 DAC 基准、因此需要向 VDAC 引脚(ADCINB0)提供2.4V 至< VDDA 的电压。 或者、您可以在代码中更改对 reference_VREF 的引用并重新编译。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢、
    我尝试向 VDAC 引脚提供3.3V 电压、但我运气不好、但通过设置 VREF 耐受可以解决这个问题
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    很高兴我能提供帮助。 如果您遇到任何其他问题、请告知我们。