This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28032:TMS320F28032 SCL/SDA 的负电压电平容差

Guru**** 2392095 points
Other Parts Discussed in Thread: TMS320F28032

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/608562/tms320f28032-negative-voltage-level-tolerance-of-tms320f28032-scl-sda

器件型号:TMS320F28032

大家好、

 客户报告了一 种测试现象:IIC SDA/SCL 引脚接收到持续176ns 的0至-0.64V 信号电平;而对于-0.3V 至-0.64V、信号持续80ns; 但 TMS320F28032的数据表没有提到负电压持续的时间。 请帮助客户澄清以下问题:

 1) 1)是否超出-0.64V 的数据表规格定义、最后持续80ns?

 2) 2) 0至-0.3V 的时间限制是什么、这不会损坏器件?

 3) 3) F28032引脚输入电压电平范围为-0.3V 至-1V 的时间限制是多少?

 4) 4)除了标准 IIC 电路外、外部电路还有什么意见?

期待您的回复、谢谢。

 

e2e.ti.com/.../TMS320F28032-IIC-SDA_5F00_SCL-Negative-Voltae-Issue.docx

 

 

此致

Benjamin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Benjamin、

    这是否作为某项测试的一部分? 此外、您能否澄清"除了标准 IIC 电路外、外部电路还有什么意见?"

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Haresh、
    是的、波形来自实际测试结果、您能回答问题吗? 尤其是对于前3个问题?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Benjamin、

               我与我们的团队专家 Jason 进行了讨论、他认为:

     

    ' F28032器件有一个从引脚到 VSS 的内部钳位二极管。  如果向引脚施加低于-0.3V 的电压、则该钳位二极管会激活并干扰器件接地(将向 VSS 引入本地负失调电压)。  这会给器件带来噪声、从而以不可预测的方式影响其他器件的功能。  负电压的幅度和持续时间越大、问题风险就越大。

     

    负过冲仅是信号过冲的瞬态、幅度或持续时间不大、对于具有良好 VSS 连接和去耦功能且设计合理的 PCB 而言、干扰风险相对较低。

     

    为了消除负过冲、您可以在驱动器上插入一个小的串联电阻器、尽管该电阻器需要足够小、以确保在接收器上达到适当的 VIL。  否则、如果您没有看到 VSS 干扰、并且对产品的系统级测试和特征评定充满信心、则可以接受当前设计。

     

    在所有情况下、都应遵守数据表中列出的输入钳位电流限制。  超过输入钳位电流可能会导致器件永久损坏"。

     

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Hareesh、
    非常感谢您的热情支持。 已与客户讨论过 IIC 的负电压输入、客户正在尝试使用添加串行电阻器来降低钳位电流。

    此致
    Benjamin