大家好!
我们 要确认 F28004x 的 CLA 和存储器。
TRM:sprui33f
Q1:本产品中的哪些位(或寄存器)与以下描述中的"CPUnAC、CLAnAC、DMAnac"相对应?
5.2.3共享外设和 EALLOW 保护
对于给定的 CPU 子系统、CPU、CLA 和 DMA 可以共享对某些外设的访问。
在5.3节中描述的不同主器件之间存在一个3路仲裁。
每个外设都有一个访问控制寄存器、该寄存器具有两个位字段:CPUnAC、CLAnAC 和 DMAnAC (n 为实例)、这两个位字段决定了向特定主器件提供何种访问。
注意
到总线的 CLA 读取访问时间为2等待状态、而写入访问为0等待状态。
Q2:本产品中的哪些位(或寄存器)对应于以下描述中的"MMEMCFG[RAM0E]、MMEMCFG[RAM1E]"?
"MMEMCFG[RAM0E]、MMEMCFG[RAM1E]位"="MemCfgRegs.LSxMSEL[MSEL_LSX]位"?
"MMEMCFG[PROGE] bit"="MemCfgRegs.LSxCLAPGM[CLAPGM_LSX]位"?
5.3.3 CLA 数据存储器
有独立的数据存储器块。
数据存储器的行为取决于 MMEMCFG[RAM0E] MMEMCFG[RAM1E]位的状态。
这些位决定存储器块被映射到 CLA 空间还是 CPU 空间。
此致、
松本浩隆