This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.3328万:有关电源和VIM规格的问题

Guru**** 1831610 points
Other Parts Discussed in Thread: CODELOADER
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/606507/lmk03328-questions-on-power-and-vim-specifications

部件号:LMK0.3328万
主题中讨论的其他部件: CODELOADER

大家好,

请就以下与LMK0.3328万相关的问题向我提出建议。

问题1. 当输出配置为时,CAN OUTN_P和OUTN_N输出相同的时钟极性
    CMOS模式?

问题2. 当预期输出为1.8V CMPS时,VDDO_n是否可以使用3.3V电源进行操作
    或限制为1.8V?
    数据表描述如下。 这可能建议输出1.8V COMS时钟,
    VDDO_x可以是1.8V,2.5V或3.3V。

~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~
8.12 1.8 VDD_In / VDD_PLL1 / VDD_PLL2 / VDD_DIG = 3.3 V±5 % ,

VDDO_x = 1.8 V±5 % ,2.5 V±5 % ,3.3 V±5 % ,TA =-40°C至85°C,输出加载2 pF至GND
~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~

问题3. 您是否可以为我们提供尝试级输入引脚(如REFSEL,GPIO [3:1]引脚)的最小值和最大值。
    数据表指定了VIM典型值。
    但是,如果没有最小值和最大值,则无法设计应用程序板。

问题4: 该器件具有多个输出(OUT0_P/N至OUT7_P/N)和专用电源引脚VDDO_01/23/4/5/6/7。
   如果未使用某些输出,则相应的电源针脚可以保持打开或必须保持打开
    是否与供应有关?

问题5. 数据表指定了开机顺序。 VDD_In,VDD_DIG中是否有任何限制
    VDD_PLL1,VDD_PLL2,VDDO_01/23/4/5/6/7?
    只要它们在100毫秒内完成单声波,并且PD在100毫秒后完成,它们就能在零时间内正常运行
   所有电源导轨?

Mita

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Mita-san,

    1.是的,极性可以控制,如Codeloader的以下屏幕截图所示。 要设置相位输出,请将两个输出设置为(+/-)或(-/-)。 对于相位外,设置(+/-)或(-/+)。 还可以禁用每个单独的LVCMOS输出并将其设置为“Vol (音量)”或“Hi-Z (Hi-Z)” 为了减少串扰,我们建议在可能的情况下脱离相位。

    2.LVCMOS电平是固定的(状态[0:1]为2x 3.3V,输出[7:0]为16x 1.8V),与VDDO电压无关。 可以使用任何VDDO电压-我们建议使用1.8V电压,以最大限度地降低功耗。

    3.有关最小值和最大值,请参见同一表格中的VIH和Vil (见下文)。 有关绝对最小值和最大值,请参阅 绝对最大额定值表(LMK0.3328万数据表第7页上的表8.1)。

    4.所有VDDO引脚都应通电,即使未使用输出块也应如此。 要降低功耗,可以通过设置相应的寄存器来禁用输出块。

    5.只要遵循数据表中的所有限制,输出就可以按任意顺序通电。 唯一的注意事项是,PDN引脚的使用数据表中存在错误- RC电路不应连接到此引脚,而应保持浮动状态。 在极少数情况下,RC电路可能导致启动时功率顺序不正确,导致设备无法启动-如果发生这种情况,则必须切换PDN或重启设备以恢复正常操作。

    此致,

    -Tim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tim-San,

    感谢您的及时反馈。
    我可以清除我的所有问题。
    但是,请允许我确认我的理解。

    问题3. 您是否可以为我们提供尝试级输入引脚(如REFSEL,GPIO [3:1]引脚)的最小值和最大值。

    =>是否意味着VIM应该是0.4 < VIM < 1.4 ?

    Q5通电顺序。

     建议 “此(PD)针脚应保持浮动状态”

       =>在加电情况下,CAN PD针脚可以设置为“低”,然后始终设置为“高”
          由 调节器IC中的电源良好信号驱动的电源轨是否稳定到操作水平?


    Mita

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Mita-san,

    3.我认为这是正确的,但我会测试此问题以确认并更新您的信息。

    5.此时,我们建议只让引脚保持浮动状态,让设备在检测到正确的电压时自动启动。 使用PDN控制设备通电可能会导致前面列出的问题。 正在进行数据表修订以阐明这一点。

    此致,
    -Tim
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Mita-san,

    请忽略我对第3季度的最后一个回答。

    3. VIM的实际最大/最小值是0.7V到1.1V。 在0.6V和1.2V的情况下,3级引脚将分别记录为低和高。 我们建议将3级引脚尽量靠近VIM的0.9V。

    此致,

    -Tim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Tim-San,

    感谢您的回答。

    我可以 清除我的所有问题。

    Mita