Other Parts Discussed in Thread: CDCP1803
您好,
我正在为ASIC设计时钟扇出电路(125MHz),该电路接受LVDS或LVPECL电平,但其针脚的差分电压摆动要求严格为500-900mV。 在CDCP1803的数据表(第7页)中,"Y和Y之间的输出电压摆幅"字段的最小值为500mV,但未给出典型值或最大值。 电源为3.3V。
这是否有原因? 或者是否有方法从数据表计算典型值和最大值?
图 3显示了输出电压在频率上的摆幅,但仅在25°C (环境温度)时。 在125MHz时,这相当于约825mV。 这是最大值吗?
谢谢!