主题中讨论的其他器件:、 LMX2581、LMX2572
有关 PLLatinum Sim 的更新。
我使用 LMX2572LP 运行仿真。
我运行了 PLL 仿真并保存了结果(图1)。
然后我加载结果并再次输入280MHz、环路带宽和相位裕度值会发生变化(图2)。
哪个结果是正确的?
我从网站下载了 PLLatinum Sim (图3)、但情况保持不变。
我想知道正确的结果、因为我将在不久的将来开始 PCB 设计。
此致、
横内明彦
图1
图2
图3
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
有关 PLLatinum Sim 的更新。
我使用 LMX2572LP 运行仿真。
我运行了 PLL 仿真并保存了结果(图1)。
然后我加载结果并再次输入280MHz、环路带宽和相位裕度值会发生变化(图2)。
哪个结果是正确的?
我从网站下载了 PLLatinum Sim (图3)、但情况保持不变。
我想知道正确的结果、因为我将在不久的将来开始 PCB 设计。
此致、
横内明彦
图1
图2
图3
您好,Vicente,Noel,
感谢您的确认。
我们将考虑调制灵敏度(57.6 MHz)设置为 Kvco 的环路滤波器(特征)。
Fosc 很难设置为100MHz。
我想增加 FPD 以改善相位噪声、但将是10MHz。
我购买了 LMX2572LPEVM。
它将很快在我的手中。
如前所述、使用 LMX2581时、FPD:10MHz 导致的杂散发生在 Fout:280MHz 附近。
我听说 LMX2572LP 不像 LMX2581那样在 Fout:280MHz 附近产生杂散、这是正确的吗?
此致、
横内明彦
感谢大家与我联系。
您好,维森特
20kHz 偏移频率下串扰杂散的常见问题。
这是否会在 Fosc:10MHz 和 Fpd:20MHz (输入乘法器:2)发生?
杂散间隔将比 FPD:10MHz 处宽、但如果杂散电平与 LMX2581中的相似、这不方便。
Dean、您好
感谢调制灵敏度(Kvco)计算。
您好,Noel
感谢您进行实际测量。
进行此测量时、我想到的是 Fosc:160MHz 和 Fpd:160MHz。
杂散电平 Δμ V 160MHz 应该不是问题。
相位噪声越高、fpd 越好、但 fosc 是10MHz (我目前不打算超过10MHz)。
我认为我们可以使用输入乘法器增大 FPD、但我对乘法器前后产生的杂散电平感到担忧。
我将在评估板上检查这些问题。
请让我再次检查(尽管我认为最好使用评估板进行检查)。
当设置 Fosc:10MHz 和 Fpd:10MHz 时、可以有把握地假设 LMX2572LP 在280MHz 周围的10MHz 间隔下杂散电平比 LMX2581低(不太明显)吗?
如果与 LMX2581相同、我想开始电路研究、将 Fosc 设置为 About 120MHz。
此致、
横内明彦
Dean、您好!
我想确认有关 LMX2572LP (PLLatinum Sim)的信息。
当 fout:280MHz 时、调制灵敏度为57.6MHz。
此时、选择 VCO3作为 VCO、调制灵敏度(Kvco)与计算值匹配(图1)。
我们可以看到 VCO2在 fout:455MHz 处选定。
此时、35.3 MHz 为 KVCO/V、与表134中计算出的值不匹配。
从表134可以看出,VCO2的 fmin 是3650 MHz ,但用于 Fvco:VCO: 3640 MHz 是安全的吗?(图2 )?
此外、假设表134是正确的。
如果选择 VCO 作为 VCO1、VCO1可以确认为-3600MHz 3200、并且与表134不匹配。
它也与 Kvco 的计算值不匹配(即使是 fmax:3600MHz)(图3)。
哪个 VCO 应该用于 Fout:455MHz?
另外、表134对于 VCO 的振荡频率是否正确?
或者 PLLatinum Sim 是否正确?
此致、
横内明彦
图1
图2
图3
尊敬的 Yokouchi-San:
Dean 将修复数据表和 PLL 仿真之间的不匹配问题。
请注意、实际上、相邻的 VCO 内核具有重叠频率区域。 例如 VCO1和 VCO2。 围绕3650MHz、两个 VCO 内核都可以支持。 当我们进行无辅助 VCO 校准时、算法将挑选要使用的最佳 VCO 内核。 那么它可能是 VCO1、也可能是 VCO2。 具体决策将取决于环境(例如温度)和零件间的差异。
由于 Kvco 随频率变化、因此您可以在环路滤波器设计中使用平均 Kvco 值。 例如、如果您需要 VCO1、2和3、 Kvco 将在32至 KvCO/V 之间变化64MHz。 平均值为 sqrt (最低 Kvco *最高 Kvco)。
尊敬的 Noel:
通过 LMX2572LP 评估板验证了这些特性。
因此、可以确认相位噪声几乎与仿真的相位噪声相同。
我们还确认了伪波的良好结果。
非常感谢您的支持。
LMX2572LP (TICS Pro)设置的问题。
我认为没有任何有问题的设置、但如果有任何设置您认为会更好、请告知我。
此致、
横内明彦
(1) Fosc:10MHz、Fpd:10MHz、RFout:280MHz。
(2) Fosc:10MHz、Fpd:10MHz、RFout:455MHz。
(1)的 IC 设置
R125 0x7D0820
R124 0x7C0000
R123 0x7B0000
R122 0x7A0000
R121 0x790000
R120 0x780000
R119 0x770000
R118 0x760000
R117 0x750000
R116 0x740000
R115 0x730000
R114 0x727802
R113 0x710000
R112 0x700000
R111 0x6F0000
R110 0x6E0000
R109 0x6D0000
R108 0x6C0000
R107 0x6B0000
R106 0x6A0007
R105 0x694440
R104 0x682710
R103 0x670000
R102 0x660000
R101 0x650000
R100 0x642710
R99 0x630000
R98 0x620000
R97 0x610000
R96 0x600000
R95 0x5F0000
R94 0x5E0000
R93 0x5D0000
R92 0x5C0000
R91 0x5B0000
R90 0x5A0000
R89 0x590000
R88 0x580000
R87 0x570000
R86 0x560000
R85 0x55D800
R84 0x540001
R83 0x530000
R82 0x522800
R81 0x510000
R80 0x50CCCC
R79 0x4F004C
R78 0x4E0001
R77 0x4D0000
R76 0x4C000C
R75 0x4B0940
R74 0x4A0000
R73 0x49003F
R72 0x480001
R71 0x470081
R70 0x46C350
R69 0x450000
R68 0x4403E8
R67 0x430000
R66 0x4201F4
R65 0x410000
R64 0x401388
R63 0x3F0000
R62 0x3E00AF
R61 0x3D00A8
R60 0x3C03E8
R59 0x3B0001
R58 0x3A9001
R57 0x390020
R56 0x380000
R55 0x370000
R54 0x360000
R53 0x350000
R52 0x340421
R51 0x330080
R50 0x320080
R49 0x314180
R48 0x3003E0
R47 0x2F0300
R46 0x2E07F0
R45 0x2DC608
R44 0x2C07A3
R43 0x2B0000
R42 0x2A0000
R41 0x290000
R40 0x280000
R39 0x270001
R38 0x260000
R37 0x250205
R36 0x2401C0
R35 0x230004
R34 0x220010
R33 0x211E01
R32 0x2005BF
R31 0x1FC3E6
R30 0x1E0CA6
R29 0x1D0000
R28 0x1C0488
R27 0x1B0002
R26 0x1A0808
R25 0x190624
R24 0x18071A
R23 0x17007C
R22 0x160001
R21 0x150409
R20 0x144848
R19 0x1327B7
R18 0x120064
R17 0x110096
R16 0x100080
R15 0x0F060E
R14 0x0E1878
R13 0x0D4000
R12 0x0C5001
R11 0x0BB018
R10 0x0A10F8
R9 0x090004
R8 0x082000
R7 0x0700B2
R6 0x06C802
R5 0x0530C8
R4 0x040A43
R3 0x030782
R2 0x020500
R1 0x010808
R0 0x00201C
(2)的 IC 设置
R125 0x7D0820
R124 0x7C0000
R123 0x7B0000
R122 0x7A0000
R121 0x790000
R120 0x780000
R119 0x770000
R118 0x760000
R117 0x750000
R116 0x740000
R115 0x730000
R114 0x727802
R113 0x710000
R112 0x700000
R111 0x6F0000
R110 0x6E0000
R109 0x6D0000
R108 0x6C0000
R107 0x6B0000
R106 0x6A0007
R105 0x694440
R104 0x682710
R103 0x670000
R102 0x660000
R101 0x650000
R100 0x642710
R99 0x630000
R98 0x620000
R97 0x610000
R96 0x600000
R95 0x5F0000
R94 0x5E0000
R93 0x5D0000
R92 0x5C0000
R91 0x5B0000
R90 0x5A0000
R89 0x590000
R88 0x580000
R87 0x570000
R86 0x560000
R85 0x55D800
R84 0x540001
R83 0x530000
R82 0x522800
R81 0x510000
R80 0x50CCCC
R79 0x4F004C
R78 0x4E0001
R77 0x4D0000
R76 0x4C000C
R75 0x4B08C0
R74 0x4A0000
R73 0x49003F
R72 0x480001
R71 0x470081
R70 0x46C350
R69 0x450000
R68 0x4403E8
R67 0x430000
R66 0x4201F4
R65 0x410000
R64 0x401388
R63 0x3F0000
R62 0x3E00AF
R61 0x3D00A8
R60 0x3C03E8
R59 0x3B0001
R58 0x3A9001
R57 0x390020
R56 0x380000
R55 0x370000
R54 0x360000
R53 0x350000
R52 0x340421
R51 0x330080
R50 0x320080
R49 0x314180
R48 0x3003E0
R47 0x2F0300
R46 0x2E07F0
R45 0x2DC608
R44 0x2C07A3
R43 0x2B0000
R42 0x2A0000
R41 0x290000
R40 0x280000
R39 0x270001
R38 0x260000
R37 0x250205
R36 0x24016C
R35 0x230004
R34 0x220010
R33 0x211E01
R32 0x2005BF
R31 0x1FC3E6
R30 0x1E0CA6
R29 0x1D0000
R28 0x1C0488
R27 0x1B0002
R26 0x1A0808
R25 0x190624
R24 0x18071A
R23 0x17007C
R22 0x160001
R21 0x150409
R20 0x144848
R19 0x1327B7
R18 0x120064
R17 0x110096
R16 0x100080
R15 0x0F060E
R14 0x0E1878
R13 0x0D4000
R12 0x0C5001
R11 0x0BB018
R10 0x0A10F8
R9 0x090004
R8 0x082000
R7 0x0700B2
R6 0x06C802
R5 0x0530C8
R4 0x040A43
R3 0x030782
R2 0x020500
R1 0x010808
R0 0x00201C
尊敬的 Noel:
请允许我确认 MLX2572LP 功能。
是否可以通过更改 LMX2572LP 中的某些设置来减慢对 Fosc 波动的响应?
Fosc1 (10MHz)和 Fosc2 (10MHz)均为10MHz、但频率略有不同。
从 Fosc1切换到 Fosc2时、Fout 通常会以特定的速度波动。
我想使这种波动缓慢变化,而不是突然。
要做到这一点、唯一的方法是使用环路滤波器使其缓慢波动、而不是使用 LMX2572LP 中的一些设置?
如果环路滤波器是处理此问题的唯一方法。
是否可以在 PLLatinum Sim 中考虑这一点?
是否故意将锁定时间设置得足够长、以减慢响应速度?
如有任何关于如何减缓反应的建议,将不胜感激。
此致、
横内明彦
尊敬的 Yokouchi-San:
从 Fosc1切换到 Fosc2时、显然这是先断后合的切换。 因此、在没有 PLL 参考时钟的情况下、会有一个特定的时间间隔。 在此期间、PLL 将解锁。 如果该时间段 小于 FPD 周期、我们可能不会注意到输出的任何波动。
为了降低 对 fosc 变化的敏感度、我们可以使用具有高电荷泵电流的窄带宽环路滤波器。 这样、一些环路滤波电容器的值将会很大。 我们需要使用这些大电容器来在断点期间维持 Vtune 电压。