主题中讨论的其他器件:ADC31JB68、
工具/软件:
我正在尝试让 TI-JESD204-IP 在 Artix-7 (xc7a100tfg484-2) 上工作、以便与 TI ADC ADC31JB68 通信。
我对如何设置初始项目有点困惑。 阅读 TI204C-IP-Users-Guide.pdf、建议首先加载 Artix-7 的参考设计 zc706_8b10b、然后按照以下说明操作。 我添加了我的评论(红色),我感到困惑
- 打开收发器向导、记下向导所有页面上的所有设置。 这在下面的步骤<4>中将很重要、因为新 FPGA 上需要为收发器创建相同的设置: zc706 设计是一个 GTX 传输器、运行速率为 6.25 Gbps、Artix-7(我正在使用)是一个 GTP 3.125 Gbps。 复制这些设置似乎没有意义、但似乎没有用于复制文件的实际 Artix-7 参考设计。 如何处理此器件? 我尝试查看 mgt_8b10b_wrap (gTX_8b19b_rxtx.sv)、看看是否可以对我需要提供的内容进行逆向工程、但使用很多导线会使其非常复杂。 它还支持 TX 和 RX、我只需要 RX。
- 使用新的 FPGA/DevKit 作为目标器件/电路板、将原始测试项目保存为新项目。 选择该选项可复制所有源文件、IP 和限制条件。
这实际上是添加 TI_JESD_IP 的唯一方法吗? 我已经有了一个现有的设计、真的更喜欢将 TI_JESD_IP 导入其中并进行实例化、大部分看起来非常简单、但我不确定如何操作的部分是 mgt_8b10b_wrap、如何仅为仅支持 RX 的 Artix-7 获取该设计?
提前感谢您的帮助!
