大家好、
我正在尝试使 DAC39J84采用4421配置。 但是、在配置器件并启动 JESD 链路后、模拟输出端没有数据。
配置完成后、我可以验证活动的 SERDES 没有错误(寄存器0x64至0x68)、并且可以在信号抽头中看到 JESD 链路已正确初始化:
配置设置如下:
我真的不知道我做什么错了。 可能是相当简单的东西。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Javier、
根据您的设置、您似乎正在为 DAC PLL 使用500MHz 参考时钟来生成500MHz DAC 时钟? 为什么要这样做? 您是否设置了 VCO 调优以锁定 PLL?
借助您的设置、我能够使用外部500MHz 参考时钟通过 TI DAC EVM 获得输出。 配置文件已附加。
此致、
Jim
Javier、
您可以在未使用的通道上保留发送逗号字符。 DAC 将忽略这些。 验证 DAC 是否获得有效时钟的更简单方法是在仅 NCO 模式下操作器件。
此致、
Jim
您好、Jim、
我已经使用信号抽头分析了样本、将它们移动到 Excel、绘制它们、它们显示了一个漂亮干净的正弦波。
另一方面、如果您看一下我给您的第一张图片、扰动正好在 fs。 如果未按您的建议订购样片、则扰动至少将是采样频率的两倍。
您可以在水平除法中对峰值进行计数、它们通常为5 max 和5 min、每水平除法(10ns)运行5个样本、频率为500MSps。
谢谢
您好、Jim、
是的、这是一个定制板。 它是来自 Vadatech (交流耦合输出)的 FMC231。 遗憾的是、我没有原理图、只是时钟网络的一个非常简单的方框图。 我发送的图像如下所示:
第一幅图像是使用基于 IP 的 NCO 的 FPGA 的20MHz 正弦波。 示波器显示了在442模式下工作的两个 DAC 通道、具有500MSps (x2插值)。
第二个图像相同、但其中一个输出(黄色)已使用外部射频低通滤波器进行滤波。 该图还显示了 FFT 图、但我认为它不相关。 FFT 显示20MHz 峰值、具有两个音调、频率为500+/-20MHz。 我个人认为这是一种神器、而不是真正的混合。
我将尝试仅 NCO 模式。 DAC39J84能否在没有输入信号的情况下工作? 我已经查看了数据表、它仅用于混合 NCO、因此我将在 DAC 中驱动一个恒定值、因此 NCO 与不同于0的值混合。 否则请告诉我。
谢谢您的帮助!
Javier、
随附了使用 NCO 和 FPGA 生成20MHz 输出的 EVM 图。 如果您看不到这一点、我认为您使用的 DAC 输出电路存在问题。
您需要确保 IOUTP/N 引脚上的电压不超过0.6V 的最大合规电压、并且满量程输出电流不超过30mA、否则您将看到信号失真增加。 您将 Rbias 电阻器用作什么值? 这连接在引脚 G10和 GND 之间。
此致、
Jim