主题中讨论的其他器件: LMK04828
您好!
我现在正在研究 Xilinx FPGA 上的 JESD204B 内核实现方案,该方案在 RX 端连接 ADC12DJ3200。,我发现数据到达时间在 LMFC 周期内有所不同。例如,当设置 K =4,F=8时, 采样率= 4.4GS/S、LMFC 周期为36ns、数据到达时间为410ns 至430ns。 如果 I chane K=32、LMFC 周期为290ns、则变化在400到600ns 之间。似乎我无法获得确定性延迟。
提前感谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我现在正在研究 Xilinx FPGA 上的 JESD204B 内核实现方案,该方案在 RX 端连接 ADC12DJ3200。,我发现数据到达时间在 LMFC 周期内有所不同。例如,当设置 K =4,F=8时, 采样率= 4.4GS/S、LMFC 周期为36ns、数据到达时间为410ns 至430ns。 如果 I chane K=32、LMFC 周期为290ns、则变化在400到600ns 之间。似乎我无法获得确定性延迟。
提前感谢。
您好、感谢您的快速回复。
是的,我正在比较从信号输入到光纤网络的到达的延迟,它因系统启动而异。
在电路板上,我使用 LMK04828生成 ADC CLK (2.2GHz)和 SYSREF (2.2GHz/640)。
我已经尝试过自动 sysref 校准、但 它似乎没有效果。 根据先前的测试结果, 到达时间变化接近 LMFC 周期。换言之、减小 LMFC 周期、变化也会减小。
我使用的是 XC7K325T 和 XC7VX690T。
I‘ve 遵循数据表 P140页中的设置序列、仅更改了少数寄存器(0x201 =0 0x202 =31 0X204=0x3 0x62 =1)。
你(们)好
您是否还在优化 FPGA 接收器 IP 中的弹性缓冲器释放点?
这是确保可重复确定性延迟结果的必要步骤。
如需更多信息、请参阅以下培训链接:
http://www.ti.com/lit/an/slyt628/slyt628.pdf
http://www.ti.com/lit/ml/slap159/slap159.pdf
https://www.xilinx.com/support/documentation/ip_documentation/jesd204/v7_2/pg066-jesd204.pdf
此致、
Jim B