主题中讨论的其他器件: ADS9218、 ADS9219
工具与软件:
尊敬的先生/女士:
我们目前正在测试 ADS9219EVM。 Ads92xx_EVM_GUI 软件似乎在单通道 DDR 模式上捕获 ads9218数据时自动启用 OSR2滤波器。
这是 ADS9218 ADC 的预期行为吗? 是否可以在单通道 DDR 模式下从 ADS9218 ADC 获取10MSPS 输出?
此致、
Panneer Raja Vajravelu
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
工具与软件:
尊敬的先生/女士:
我们目前正在测试 ADS9219EVM。 Ads92xx_EVM_GUI 软件似乎在单通道 DDR 模式上捕获 ads9218数据时自动启用 OSR2滤波器。
这是 ADS9218 ADC 的预期行为吗? 是否可以在单通道 DDR 模式下从 ADS9218 ADC 获取10MSPS 输出?
此致、
Panneer Raja Vajravelu
您好、 Panneer Raja、
这两个问题都是很好的、能够在数据表中提出一些更正/添加、感谢您提出这一问题。
对于您的第一个问题(是)、它适用于24位、DDR、单通道和10MHz 采样率、数据行等于1的行上应出现注释上标。 似乎需要在这张表上作出一些改变。 我将提交数据表的更改以解决该问题。
对于第二个问题、这必须与 帧时钟(FCLKP/M)有关、在10MHz 采样时钟处、最小 FCLK 高电平时间为~50ns、而对于20MHz、 它~25ns 这是它最终在双通道 DDR 中的情况。 在单路 DDR 中、该值在技术上应除以2、因此低于最小值、因此、由于启用均值计算会减慢 FCLK、因此它需要能够达到所需的最小 FCLK 高电平时间。
您是否需要10MHz 上的单通道输出? 在20MHz 处使用单通道 DDR (进行平均运算)可能会提供类似的吞吐量。
如果您还有任何有关该器件的问题或我可以为您的设计评估 ADS921x 器件提供帮助的其他内容、请告诉我。
此致、
Yolanda
您好、Yolanda、
感谢您的答复。
我们只能以单通道模式运行、因为我们的 FPGA 数据采集板每个 ADC 只有一个通道。
是的、我们应以单通道 DDR、20MHz 采样 率运行 ADC、从而获得10MHz 数据吞吐量。 感谢您的创意。
由于 FPGA 数据采集板的限制、我们必须在 FPGA 本身中生成 FCLK 和 DCLK、并在系统同步模式下采集数据。 通过这样做、如果未自动设置数据平均寄存器、单通道、DDR 和10MHz 采样率设置能否实现10MHz 数据吞吐量?
此致、
Panneer Raja。
您好、Yolanda、
尝试 ADS9219、20MHz、单通道模式、OSR2时、会弹出"Selected device not has this features"消息。
使用 ADS9219时发现另一个错误。 在 ADS9219、20MHz、单信道模式、OSR2模式上、通道2与通道1具有相同的数据。
ADS92xx_EVM_GUI.exe 会阻止20MHz、单通道模式、OSR2运行模式、还是 ADS9219不支持此模式?
我们要在 ADs9219EVM + TSWDC155 测试设置中验证我们的系统同步模式(自计时模式)。
因此、最好能为我们提供以下信息:
A. TSWDC155 FPGA 数据采集板的原理图。
b. Artix 7 FPGA 的 FPGA 项目和源代码。
此致、
Panneer Raja。