This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DS90UB927Q-Q1:关于双 LVDS 传输方法

Guru**** 2451970 points
Other Parts Discussed in Thread: DS90UB947-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1494731/ds90ub927q-q1-about-dual-lvds-transmission-method

器件型号:DS90UB927Q-Q1
主题中讨论的其他器件:DS90UB947-Q1DS90UB928Q

工具/软件:

您好的团队、

我想使用 DS90UB947-Q1进行双 LVDS 传输、但我想分离奇数和偶数 CLK。
因此、我想同时使用 DS90UB927Q 和 DS90UB928Q 来进行双 LVDS 传输。
这是可能的吗?

此致、
Ryu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的柳山:

    您能帮助澄清这个问题吗? 是否表示您希望在应用中使用947或927?

    Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Aaron、

    抱歉。
    我本来打算使用947、但因为只有一个 CLK 而放弃了。
    我将使用927、但想确认如果我使用其中两个、它是否支持双 LVDS。

    此致、
    Ryu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryu、

    927只有一个 OLDI 输入、其中947有用于 OLDI 的双端口、但仍参考同一个单时钟输入。 根据您的分辨率、927最高只能支持720p。

    希望这有所帮助。 如果您有其他问题、请告诉我。

    Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Aaron、

    如果它高达720p、这是否意味着可以使用两个927来处理它?
    我知道我可以通过947实现这一点、但正如我之前所说、我想分离 CLK。

    此致、
    Ryu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的柳山:

    您可以运行两个927、但它们是独立的、这意味着它没有同步功能。 在尝试发送视频(例如1920x1080)时、为什么需要两个独立的 CLK? 无论如何、您需要为我提供有关您的应用的更多其他信息吗? 我可以创建一个私人房间、也可以联系您当地的 TI FAE 以寻求帮助。

    Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Aaron、

    非常感谢。
    我将再次查看规格。
    如果我有任何其他问题、我将通过另一个主题与您联系。

    此致、
    Ryu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Aaron、

    对不起,但我只是想知道,如果你能帮我一个相关的问题.
    当使用947接收到双 LVDS 时、奇数和偶数 CLK 分别应该如何输入?

    此致、
    Ryu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryu、

    947从源接收视频作为直通。 您可以使用寄存器0x5B 位3来确定您的偶数或奇数是否为主链路或辅助链路。 您可能会看到此处随附的这个示例。

    e2e.ti.com/.../1185.947_5F00_Validation_5F00_Odd_5F00_Even_5F00_on_5F00_FPD3.pdf

    Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Aaron、

    我无法理解此文档。
    我想问的是如何处理奇数和偶数 CLK。
    例如、我是否应该将奇数 CLK 输入到 CLK+、甚至 CLK 输入到 CLK-?

    此致、
    Ryu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryu、

    我认为您不需要将旧时钟甚至时钟分配给 CLK+或 CLK-。 这些来自直通源。 分离或交替应从器件端完成。

    Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Aaron、

    很抱歉。
    我不太明白。
    我之前考虑的是这样的配置、但是不必输入 CLK 又是什么意思呢?
    此外、是否可以如图所示将 PWM 发送到 GPIO?

    此致、
    Ryu。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ryu、

    为了阐明 Aaron 的要点、947只具有一个来自 SoC 的 CLK 输入、请参阅下文:

    数据通道 D0-D3是通道1 LVDS、而 D4-D7是通道2 LVDS。

    假设 DS90UB948有双 FPD-Link 输入 、对于948上的偶数/奇数分配、它看起来是这样的:

    对应于948上的这些引脚排列:

    CLK1和 CLK2将以每个 OLDI 端口 PCLK 的一半速率运行、如果您的系统需要将 CLK1 与 CLK2不同、是否有特定的要求?  

    • 否则、这是通过948上的 OLDI 输出来处理两个 CLK 的方式、应该是 PCLK 的一半(一个 CLK_IN、即947)。

    可以通过947和948之间的 GPIO 使用 PWM 信号、请确保它们是匹配的(例如、947的 GPIO0输入对应于948上的 GPIO0输出)。

    此致、

    Miguel